[发明专利]移位寄存器和采用该移位寄存器的液晶显示装置有效
| 申请号: | 200710075530.2 | 申请日: | 2007-08-03 |
| 公开(公告)号: | CN101359511A | 公开(公告)日: | 2009-02-04 |
| 发明(设计)人: | 江建学;陈思孝 | 申请(专利权)人: | 群康科技(深圳)有限公司;群创光电股份有限公司 |
| 主分类号: | G11C19/00 | 分类号: | G11C19/00;G09G3/36 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 518109广东省深圳市宝*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 移位寄存器 采用 液晶 显示装置 | ||
1.一种移位寄存器,其包括依次电连接的多个移位寄存单元,每一该移位寄存单元包括一输入电路和一输出电路,其特征在于:该输入电路用来在前一级移位寄存单元和后一级移位寄存单元控制下为该输出电路提供一参考电平,该输出电路用来在外部的时钟信号和该参考电平控制下为外部的电路提供一脉冲并为后一级移位寄存单元提供一启动脉冲和为前一级移位寄存单元提供一终止脉冲,每一移位寄存单元进一步包括一高电平输入端和一低电平输入端,该高电平输入端用来接收外部的高电平信号,该低电平输入端用来接收外部的低电平信号,该输入电路连接在该高电平输入端和该低电平输入端之间,每一移位寄存单元进一步包括一第一输入端和一第二输入端,该输入电路包括一第一晶体管、一第二晶体管、一第三晶体管、一第四晶体管、一第五晶体管、一第六晶体管和一第一反相器,该高电平输入端依次经由该第一晶体管的源极和漏极、该第三晶体管的源极和漏极、该第五晶体管的源极和漏极连接到该低电平输入端,该高电平输入端也依次经由该第二晶体管的源极和漏极、该第四晶体管的源极和漏极、该第六晶体管的源极和漏极连接到该低电平输入端,该第一和第五晶体管的栅极连接到该第一输入端,该第二和第六晶体管的栅极连接到该第二输入端,该第三晶体管的漏极连接到该第二晶体管的漏极并连接到该第一反相器的输入端,该第一反相器的输出端连接到该第三和第四晶体管的栅极。
2.如权利要求1所述的移位寄存器,其特征在于:每一移位寄存单元进一步包括一第一输出端、一第二输出端和一时钟信号输入端,该输出电路包括一与门和一第二反相器,该与门的一输入端连接到该第一反相器的输出端,另一输入端连接到该时钟信号输入端,其输出端连接到该第一输出端,并连接到该第二反相器的输入端,该第二反相器的输出端连接到该第二输出端,该第一输出端连接到后一级移位寄存单元的第一输入端和外部的电路,该第二输出端连接到前一级移位寄存单元的第二输入端。
3.如权利要求1所述的移位寄存器,其特征在于:每一移位寄存单元进一步包括一第一输出端、一第二输出端和一时钟信号输入端,该输出电路包括一与非门和一第二反相器,该与非门的一输入端连接到该第一反相器的输出端,另一输入端连接到该时钟信号输入端,其输出端连接到该第二输出端,并连接到该第二反相器的输入端,该第二反相器的输出端连接到该第一输出端,该第一输出端连接到后一级移位寄存单元的第一输入端和外部的电路,该第二输出端连接到前一级移位寄存单元的第二输入端。
4.如权利要求1所述的移位寄存器,其特征在于:该第一、第二和第三晶体管是PMOS型晶体管,该第四、第五和第六晶体管是NMOS型晶体管。
5.一种液晶显示装置,其包括一液晶显示面板、一数据驱动电路和一扫描驱动电路,该数据驱动电路为该液晶显示面板提供数据信号,该扫描驱动电路为该液晶显示面板提供扫描信号,该数据驱动电路和该扫描驱动电路分别包括一移位寄存器以控制数据信号和扫描信号的输出时序,该移位寄存器包括多个移位寄存单元,每一该移位寄存单元包括一输入电路和一输出电路,其特征在于:该输入电路用来在前一级移位寄存单元和后一级移位寄存单元控制下为该输出电路提供一参考电平,该输出电路用来在外部的时钟信号和该参考电平控制下为外部的电路提供一脉冲并为后一级移位寄存单元提供一启动脉冲和为前一级移位寄存单元提供一终止脉冲,每一移位寄存单元进一步包括一高电平输入端和一低电平输入端,该高电平输入端用来接收外部的高电平信号,该低电平输入端用来接收外部的低电平信号,该输入电路连接于该高电平输入端和该低电平输入端之间,该移位寄存单元进一步包括一第一输入端和一第二输入端,该输入电路包括一第一晶体管、一第二晶体管、一第三晶体管、一第四晶体管、一第五晶体管、一第六晶体管和一第一反相器,该高电平输入端依次经由该第一晶体管的源极和漏极、该第三晶体管的源极和漏极、该第五晶体管的源极和漏极连接到该低电平输入端,该高电平输入端也依次经由该第二晶体管的源极和漏极、该第四晶体管的源极和漏极、该第六晶体管的源极和漏极连接到该低电平输入端,该第一和第五晶体管的栅极连接到该第一输入端,该第二和第六晶体管的栅极连接到该第二输入端,该第三晶体管的漏极连接到该第二晶体管的漏极并连接到该第一反相器的输入端,该第一反相器的输出端连接到该第三和第四晶体管的栅极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于群康科技(深圳)有限公司;群创光电股份有限公司,未经群康科技(深圳)有限公司;群创光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710075530.2/1.html,转载请声明来源钻瓜专利网。





