[发明专利]一种高速模拟开关无效
| 申请号: | 200710064590.4 | 申请日: | 2007-03-21 |
| 公开(公告)号: | CN101272137A | 公开(公告)日: | 2008-09-24 |
| 发明(设计)人: | 石寅;李世祖;朱荣华;王守觉 | 申请(专利权)人: | 苏州中科半导体集成技术研发中心有限公司 |
| 主分类号: | H03K17/60 | 分类号: | H03K17/60 |
| 代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 汤保平 |
| 地址: | 215021苏州市工业园*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 高速 模拟 开关 | ||
技术领域
本发明涉及一种由双极晶体管组成的高速模拟开关。
背景技术
常规的电子模拟开关,当开关闭合时,开关就如同一根导线,开关的输入输出端短接互通。由于开关有一通态电阻,电子模拟开关的负载变化,必然会影响到输入端的信号源,也即,这种开关必然有插入影响。在许多应用场合,比如高频小信号、弱信号的可控传送,既要求电子模拟开关的插入影响小到可忽略的地步,又要求能不失真地高速可控传送。这意味着要求开关的输入输出端近乎隔离;而在控制信号作用下,又能高速将输入信号映射到输出端。为了消除可控传输中的插入影响,现有技术中通常采用模拟开关后接运放跟随方式,用模拟开关来实现可控传输,而用运放的高输入阻抗来消除插入影响,其缺点是:
1.运放带宽有限,速度不易做快;
2.运放集成制作复杂,制作成本较大。
为了提高工作速度亦有采用模拟开关后接晶体管射极跟随器方式来实现,这种方式的缺点是信号经射极跟随器后,电平会位移一个PN结正向压降,给使用带来不便,同时如射极跟随器的输出不采用恒流方式,随着信号的变化,射极输出电流会发生变化,引起发射结压降发生变化,从而使信号在传输中产生附带的畸变失真。
发明内容
本发明的任务是为克服现有技术的缺陷提供一种具有优越的单向隔离功能的高速模拟开关。
为了解决上述任务,本发明采用图1所示的本发明高速模拟开关电路,它用第一NPN晶体管T3、第二NPN晶体管T4、第一PNP晶体管T2、第二PNP晶体管T2′、第三PNP晶体管T1共五个晶体管组成模拟开关。第一PNP晶体管T2和第二PNP晶体管T2′的发射极和集电极分别相连,组成一对并联PNP晶体管,一对并联PNP晶体管中的两个晶体管基极可分别选作模拟开关的模拟信号输入端Vi和输入控制端Vc,第一NPN晶体管T3的基极与所述一对并联的PNP晶体管的发射极连接点相连,第一NPN晶体管T3的发射极则作为模拟开关的输出端Vo,第一NPN晶体管T3的集电极连接参考电压Vcc,第NPN晶体管T4的发射极与并联的PNP晶体管T4的集电极连接点相连,并接至电源“地”。第二NPN晶体管T4的基极连接第一偏置电压Vb1,第三PNP晶体管T1的集电极和基极分别与第一NPN晶体管T3的基极和集电极相连,第三PNP晶体管T1的发射极连接第二偏置电压Vb2。
本发明高速模拟开关的运行情况是当控制端Vc的控制信号为“0”时(低电平时),Vi上的输入信号被封住,无法传送到输出端,输出端输出低电平。当控制端Vc的控制信号为“1”时(高电平时),Vi上的输入信号经第二PNP晶体管T2′跟随输出,信号电平提高了一个发射结压降,再经第一NPN晶体管T3跟随输出,信号电平恢复原有值。输入信号在变化过程中,由于T1、T4管的恒流作用,T2′、T3管中流过的电流始终不变,也即T2′、T3管的发射结压降不变,使得经本发明模拟开关传输后的信号不会产生附加失真。由于开关中对输入信号的两级射极跟随,开关的输入阻抗很高,开关的接入,不会对信号产生有害的插入影响。因此,可以将这种开关称为单向隔离模拟开关。又由于这种开关的速度极快,常规制作工艺下的传播延迟小于1ns,因此,它又可称为是一种高速单向隔离模拟开关。
这种新型模拟开关由于具有极小的插入影响,因而有较广泛的用途。在高频小信号、弱信号的可控传送中,优点十分突出。
附图说明
下面结合附图和最佳实施例对本发明作进一步详细说明。
图1是本发明高速模拟开关的电路图。
图2是本发明一项实施例将图1所示本发明的高速模拟开关电路制成集成电路的剖面结构示意图。
具体实施方式
为了将本发明高速模拟开关设计成能够与常规双极型NPN晶体管集成电路工艺相容的电路,在本发明高速模拟开关的最佳实施例中所有PNP晶体管均采用以N型半导体材料作基区并沿基片水平或纵深方向设置的横向或垂直的结构。
图2示出了本发明一项实施例中将图1所示本发明的高速模拟开关电路制成集成电路的剖面结构示意图。图中在P-型衬底1上的N型外延层基体2中用P+型隔离槽3隔离成第I、第II、第III和第IV共四个隔离区。在第I隔离区内设置一个正常结构的NPN晶体管和一个横向结构的PNP晶体管分别作为第一NPN晶体管T3和第三PNP晶体管T1,并设置一个N+引接端作为参考电压Vcc的引接端,其中T3的集电极、T1的基极以及Vcc的引接端均与第I隔离区内的外延层基体21连通,它们相互间基本上是相连的,T3的基极与T1集电极有一共用的P+型引接端25,T1的发射极引接端用作第二偏置电压Vb2的引接端。在第II隔离区22内设置一个正常的NPN晶体管作为第二NPN晶体管T4,T4的发射极引接端与P+型隔离墙3和P型半导体衬底1相连作为接地GND,T4的基极引接端用作第一偏置电压Vb1的引接端,T4的集电极引接端与第I隔离区中T3的发射极引接端相连用作本发明模拟开关的输出端Vo。在第III和第IV隔离区内各设置一个以N型半导体外延层基体材料23、24作基区的垂直方向结构的PNP晶体管分别用作第一PNP晶体管T2和第二PNP晶体管T2′,T2和T2′的发射极引接端与第I隔离区中第一NPN晶体管T3的基极和第三PNP晶体管T1的集电极的共用引出端25相连,T2和T2′的集电极与P-型衬底1及P+型隔离墙3相连接地GND,T2和T2′的基极引接端则分别为本发明高速模拟开关的控制端Vc和输入端Vi。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州中科半导体集成技术研发中心有限公司,未经苏州中科半导体集成技术研发中心有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710064590.4/2.html,转载请声明来源钻瓜专利网。





