[发明专利]单端口存储器实现多端口存储功能的装置和方法有效
申请号: | 200710063455.8 | 申请日: | 2007-02-01 |
公开(公告)号: | CN101236774A | 公开(公告)日: | 2008-08-06 |
发明(设计)人: | 朱一明 | 申请(专利权)人: | 北京芯技佳易微电子科技有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22;G11C8/04 |
代理公司: | 北京科龙寰宇知识产权代理有限责任公司 | 代理人: | 孙皓晨 |
地址: | 100084北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 端口 存储器 实现 多端 存储 功能 装置 方法 | ||
1. 一种用单端口存储器实现多端口存储器功能的方法,其特征在于,其包括的步骤为:
步骤a:对多个外部输入端口的控制信号进行仲裁,赋予其输入信号先后顺序;
步骤b:将多个并行输入的外部端口信号转换成串行输入,先后传输给通用存储器的接口电路;
步骤c:如果写信号有效,则在存储器内核进行常规的写操作;
步骤d:如果读信号有效,则在存储器内核进行常规的读操作;
步骤e:根据仲裁顺序,将读操作后的信号/数据输出到对应端口;
步骤f:读写过程结束。
2. 根据权利要求1所述的用单端口存储器实现多端口存储器功能的方法,其特征在于,所述的常规读写过程是以存储器固有内部时钟频率进行的。
3. 根据权利要求2所述的用单端口存储器实现多端口存储器功能的方法,其特征在于,所述的外部输入端口输入的是相互独立的信号。
4. 根据权利要求3所述的用单端口存储器实现多端口存储器功能的方法,其特征在于,所述的读写操作为同步模式或异步模式,其包括:外部端口同步,内部存储器同步的模式;外部端口同步,内部存储器异步的模式;外部端口异步,内部存储器同步的模式;外部端口异步,内部存储器异步的模式。
5. 根据权利要求4所述的用单端口存储器实现多端口存储器功能的方法,其特征在于,所述的外部端口同步,内部存储器同步的模式以及外部端口同步,内部存储器异步的模式,其是根据内部时钟的频率,对外部时钟进行仲裁操作;所述的外部端口异步,内部存储器同步的模式以及外部端口异步,内部存储器异步的模式,其根据内部时钟的频率,对外部的地址信号与读写信号进行仲裁操作。
6. 一种单端口存储器实现多端口存储的装置,其用以实现上述的单端口存储器进行多端口存储的方法,其包括一通用存储器,其特征在于:还包括:
至少两个外部接入端口,每个端口至少包括:数据端、地址端、片选端以及控制端,实现数据的录入和输出;
并串接口电路,其与所述的外部接入端口相连接,完成对外部数据的并串行转换、对所述外部端口的控制信号进行仲裁;
内部存储单元接入端口,其将所述的通用存储器和并串接口电路连接在一起,根据所述的并串接口电路的处理,将数据写入所述的通用存储器或从所述的通用存储器读取数据。
7. 根据权利要求6所述的单端口存储器实现多端口存储的装置,其特征在于,所述的并串接口电路,包括:仲裁电路、内部时钟产生电路、输出控制电路、多路选择器以及寄存器组;其中,
所述的寄存器组,临时保存写入通用存储器以及从通用存储器读出的数据信号;
所述的内部时钟产生电路,提供内部时钟信号;
所述的仲裁电路,根据所述的内部时钟信号的频率,以及外部接入端口控制端提供的控制信号,为输入信号进行排序,并输出一选择信号;
所述的多路选择器,接收所述选择信号,控制数据对通用存储器的读写操作的顺序;
所述的输出控制电路,由所述选择信号来控制顺序地将通用存储器中的信息输出给各外部接入端口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京芯技佳易微电子科技有限公司,未经北京芯技佳易微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710063455.8/1.html,转载请声明来源钻瓜专利网。