[发明专利]数据恢复电路和方法有效
| 申请号: | 200710045030.4 | 申请日: | 2007-08-17 |
| 公开(公告)号: | CN101369883A | 公开(公告)日: | 2009-02-18 |
| 发明(设计)人: | 张卫航;邓志兵;杨家奇 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
| 主分类号: | H04L7/027 | 分类号: | H04L7/027;H04N5/765;G09G3/20 |
| 代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 逯长明 |
| 地址: | 201203*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数据 恢复 电路 方法 | ||
技术领域
本发明涉及数据传输技术,特别是涉及串行数据转换并行数据的数据恢复电路和方法。
背景技术
数字视频接口(DVI,Digital Visual Interface)或高分辨率多媒体接口(HDMI,High-Definition Multimedia Interface)已广泛应用于数字视频信号的传送。图9是用DVI电缆90连接视频卡91与显示控制器92的示意图,视频卡91由视频控制器911、编码器912和DVI连接器913构成,显示控制器92由DVI连接器921、解码器922以及板接口923构成。在视频卡91与显示控制器92之间的传送的映像信号包括RGB3路串行数据信号和1路系统时钟信号。
通过DVI传送的系统时钟信号相对于串行数据信号会发生时钟偏移(skew)的问题,这主要是由于传送系统时钟信号的导线与传送串行数据信号的导线在材质、长度、密度等方面的不同而引起的。时钟偏移的问题会使显示控制器92的DVI连接器913在接收串行数据时不能采样到正确的数据。
为了解决时钟偏移的问题,日本特许3112688号公报中公开了一种数据恢复技术,即对3倍过采样的串行数据经过多数裁决判定进行同步和数据的判定,应用该技术的数据恢复装置具有复杂的电路结构,并且无法解决时钟自身跳动的问题。
因此,针对上述的技术问题,专利号为7190739的美国专利又提出了一种串行数据的恢复电路及恢复方法,如图10所示,将接收的串行数据D进行3倍过采样操作,将被过采样的数据分成3个边组,即边a(a0~a9)、边b(b0~b9)、边c(c0~c9),检测出各个边组的数据相对于DVI协议所约定的在特定时间内传送的特定数据的移位数,对多个系统时钟的各个边组的移位数进行统计处理,选择移位数变化最小的边组进行数据采样。
但是,上述方法在选择采样组时采用的是正确数累计方法,但采样到的多组数据有可能两组(或以上)同时都正确,则无法进行区分。而且需要经过足够多的系统时钟才能得到处理结果,也就是说数据恢复的处理时间较长。特别是在HDMI应用中,在传送图像的同时需要传送语音及其他数据,协议规定的处理时间从DVI的128个系统时间缩短为12个系统时间;则上述方法将无法选择最佳组,所选择的采样组进行数据采样的边可能靠近数据的边缘,例如图10所示的边a和边c,此时数据的处于不稳定状态(即发生跳动),那么采样到的数据就可能会不稳定或是不准确。
发明内容
本发明解决的问题是,提供一种数据恢复电路和方法,以缩短数据恢复的处理时间。
为解决上述问题,本发明提供一种数据恢复电路,包括:
过采样电路,用于对输入的串行数据进行n倍的过采样,并输出产生n组并行数据,其中,n是自然数;
数据选择电路,用于获取所述过采样电路输出的n组并行数据,分别将各组并行数据与预设的补偿数据进行比较,补偿各组并行数据的位偏移和获得匹配信息,并输出与所述匹配信息对应的一组位偏移补偿后的并行数据。
根据本发明较佳实施例,所述数据选择电路输出的与匹配信息对应的一组位偏移补偿后的并行数据是采样时钟相对于数据的偏移在一位内时,由对应于数据处于稳定状态的采样时钟采样得到的。
所述的数据选择电路包括:n个位偏移补偿电路,分别用于获取所述过采样电路输出的两个系统时钟的一组数据,并将获取的数据中的一部分连续的数据构成的数据列与预设的补偿数据进行比较,补偿该组并行数据的位偏移并输出位偏移值和比较结果;选择控制电路,用于确定与n个位偏移补偿电路输出的n组位偏移值和比较结果对应的匹配信息,并输出与所述匹配信息对应的一组位偏移补偿后的并行数据。
所述的位偏移补偿电路包括:寄存器,用于储存过采样电路产生的两个系统时钟的数据;比较器,用于将寄存器储存的第一个系统时钟的数据构成的数据列、相对于第一个系统时钟的数据具有位偏移的数据构成的数据列分别与预设的补偿数据进行比较,并输出位偏移值和比较结果;多路选择器,用于选择与位偏移值对应的数据列作为位偏移补偿后的并行数据输出。
所述选择控制电路包括:输入部分,用于输入所述n个位偏移补偿电路输出的n组位偏移补偿后的并行数据、位偏移值和比较结果,其中,n组位偏移值和比较结果用于确定对应的n组的匹配结果;输出部分,用于输出与n组的匹配结果组成的匹配信息对应的一组补偿后的并行数据。
所述过采样电路包括:n个串并转换电路,用于获取n组采样时钟对输入的串行数据进行采样所得的数据,并输出n组并行数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710045030.4/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





