[发明专利]数字电视课程实验系统无效
| 申请号: | 200710021886.8 | 申请日: | 2007-05-09 |
| 公开(公告)号: | CN101068354A | 公开(公告)日: | 2007-11-07 |
| 发明(设计)人: | 李晓飞;瞿建辉 | 申请(专利权)人: | 南京捷辉科技有限公司 |
| 主分类号: | H04N7/26 | 分类号: | H04N7/26;H04N7/52 |
| 代理公司: | 南京君陶专利商标代理有限公司 | 代理人: | 奚胜元 |
| 地址: | 210003江苏省南京市新模*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数字电视 课程 实验 系统 | ||
1、一种数字电视课程实验系统,其特征在于实验系统包括DVD信号源、视音频AD/DA模块、视音频信源编码模块、视音频解码模块、数字电视监视器、视频摄像头;
视音频信源编码模块由编码模块的主芯片、外围芯片构成,外围芯片包括可编程主程序存储器MBM29LV800、两片视频数据缓冲器SDRAM HV57V643220DTP-6,用作编码模块的主芯片处理视频数据的缓冲器,其中音频A/D接口电路PCM1800的音频数据直接与编码模块的主芯片的音频数据接口相连,编码模块的主芯片的视频数据端口接收视频A/D芯片SAA7114的标准视频输出数据;音频A/D接口电路PCM1800和视频A/D芯片SAA7114都与晶振HO-12B相连,二者的量化时钟均由其提供;两片视频数据缓冲器SDRAM HV57V643220DTP-6用作编码模块的主芯片处理视频数据的缓冲器,也与编码模块的主芯片相连;晶振HO-12B也与编码模块的主芯片相连,为其编码提供时钟;此外,编码模块的主芯片还提供外部串行控制接口,该接口通过芯片EPM7128进行时序调整和数据缓冲,以便单片机891v52进行编码参数的设置与调整,该编码模块的主芯片对输入的视音频数据经过单片机初始化期间设定的压缩编码方式进行编码,然后再将编码后的数据传给与其相连的2块整流芯片74HC245D8E380进行整流,进而将信号送给3块TS流数据发生器AM26LV31C芯片形成标准TS流通过专用码流输出端口送出系统流;
视音频解码模块包括D/A转换的主芯片、数据接收器、数据缓冲处理单元;数据接收器负责接收和缓冲处理标准TS流,数据接收器采用三块TS流数据接收器AM26LV32C接收芯片与完成标准TS流的解复用及视音频信号的D/A转换的主芯片相连;同时数据缓冲处理单元的缓冲芯片HY57V641620HG也与D/A转换的主芯片相连;处理后的信号送到输出接口,此接口通过解码板后面的传输线将信号送给数字电视监视器进行显示,同时晶振也与D/A转换的主芯片相连,为其视音频的D/A转换提供时钟;
所述的编码模块的主芯片采用富士通公司的MB86391A芯片。
2、根据权利要求1所述的数字电视课程实验系统,其特征在于该系统流经过数据缓冲处理单元的处理形成标准TS流,送入并行DVB接口,该接口分两路输出,一路直接送至视音频解码模块进行解码,得到还原的视频、音频模拟输出信号;另一路供码流分析仪分析相应的编码参数;其中的码流分析测试模块对应的测试点有:码流数据高位测试点,码流时钟信号测试点,码流有效信号测试点,码流同步信号测试点,码流字错误指示测试点,视频采样时钟测试点,视频行同步脉冲测试点,视频场同步脉冲测试点,音频左右声道时钟测试点,音频编码时钟测试点,音频系统时钟测试点。
3、根据权利要求1所述的数字电视课程实验系统,其特征在于D/A转换的主芯片采用富士通MB86H20主芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京捷辉科技有限公司,未经南京捷辉科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710021886.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:方便更换托盘的冰淇淋切片机
- 下一篇:竹木复合地板的生产方法





