[发明专利]请求基站的许可以根据分组的传输延迟发送在移动站排队的分组有效
申请号: | 200680002134.0 | 申请日: | 2006-01-10 |
公开(公告)号: | CN101103601A | 公开(公告)日: | 2008-01-09 |
发明(设计)人: | T·J·莫斯雷;M·P·J·巴克;P·巴克内尔;B·亨特 | 申请(专利权)人: | 皇家飞利浦电子股份有限公司 |
主分类号: | H04L12/56 | 分类号: | H04L12/56 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 韩宏 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 请求 基站 许可 根据 分组 传输 延迟 发送 移动 排队 | ||
本发明涉及操作通信站的方法、操作通信系统的方法、通信站以及通信系统。本发明具体应用于但不专用于分组通信系统,尤其是诸如UMTS等移动系统。
为方便起见,本发明将参考UMTS(通用移动电信系统)进行说明。然而,本发明也可应用于其它数据单元或数据分组通信系统。
在与3GPP(第三代合作伙伴计划)有关,特别是与增强上行链路,或者公知为高速上行链路分组接入(HSUPA)有关的输入文件中对现有技术进行了描述。在UMTS的HSUPA特征中,需要一种机制,使得基站(BS)可以在用户设备(UE)间对上行链路传输资源的分配有效地区分优先次序。
从UE传输到BS的数据在其可被传输之前通常在缓冲单元中排队。UE可以具有数据单元,用于从若干不同的流进行传输,每个流具有不同的服务质量(QoS)延迟目标。每个流可被指定具有不同的优先级,使得任何在最高优先级的流中排队的数据首先传输。具有不同优先级的数据可缓冲在不同的队列中。
为了传输一些数据,UE必须获得来自BS的许可,通常以对使用某些传输资源进行“授权”的形式,例如,授权以某个速率传输、以某个功率级传输或传输某个时间段。
BS需要使其能决定哪个UE需要被授权传输、以什么速率传输,以及特别是可以对不同的UE确定优先次序的信息。为了协助该过程,公知的是,UE传输许可请求,以及UE传输其缓冲中数据量的指示。一些BS可用的确定优先次序的方法包括:根据UE缓冲中最大的数据量确定UE的优先次序,或是根据最满的缓冲确定UE的优先次序。然而,这些方法不一定能获得好的服务质量。
本发明的目的是改进对数据单元的传输的调度。
根据本发明的第一方面,提供了操作通信站的方法,所述方法包括:对数据单元排队;估算所述队列中至少一个所述数据单元的传输延迟;以及如果所述估算的传输延迟超过阈值,则请求发送至少一个所述数据单元的许可。
根据本发明的第二方面,提供了操作通信系统的方法,包括:根据本发明的第一方面操作通信站;以及在另一个站,响应于接收到传输许可的请求,对所述通信站数据单元的传输进行调度。
根据本发明的第三方面,提供了通信站,包括:用于通信的装置;缓冲存储装置,用于存储至少一个队列中的数据单元;用于估算所述至少一个队列中的至少一个所述数据单元的传输延迟的装置;以及响应所估算的超过阈值的传输延迟,用于请求传输至少一个数据单元的许可的装置。
根据本发明的第四方面,提供了通信系统,包括:通信站和另一个站;所述两个站具有通信装置,从而使它们能够相互进行通信;所述通信站具有缓冲存储装置,用于存储至少一个队列中的数据单元;一个所述站具有用于估算所述至少一个队列中的至少一个所述数据单元的传输延迟的装置,并具有,用于响应于所估算的超过阈值的传输延迟,以请求来自所述另一个站的许可的装置,以使所述通信站能向所述另一个站传输至少一个数据单元。
本发明提供的方法使另一个站能够考虑对不同服务打破任意大量的服务质量目标的可能性,并能相应地进行资源分配,该另一个站可以包括基站。
对确定优先次序的机制的一个可能的衡量标准是使得对尽可能多的通讯站(或UE)或对最关键的服务可以获得所需的QoS(延迟时间)。为达此目的,BS需要每个UE产生适当信息的信号,使其能计算出如果要避免打破它的任何QoS目标UE所需的资源。
现在将通过示例的方式参考附图对本发明进行说明,其中:
图1是通信系统的方框示意图;以及
图2是与本发明提供的方法的一个实施方法有关的流程图。
图1所示的通信系统包括至少一个基站BS以及在基站的无线电覆盖区域内地理分布的若干用户设备UE1、UE2和UE3。UE可以是固定的或移动式的,例如手持的或移动的。因为UE具有基本上相同的结构,因此以下只对UE1进行具体的说明。
BS包括与天线12相连的无线电收发机10,用于向UE传播信号和接收来自UE的信号。收发机10与处理器14相连,该处理器14根据存储在ROM(未示出)中的软件运行。调度部件16与处理器14相连,并用于调度通过各个UE的数据传输。由BS接收的数据单元被存储在包括RAM 18的缓冲存储中。时间延迟估算单元20以及用于存储UE中的该缓冲或每个缓冲的QoS时间延迟目标的存储22也与处理器14相连。可选地,BS可以包括估算数据到达速率的单元24。为清晰起见,BS的一些单元被示为分立的,但是它们也可与处理器14集成,或者通过预存储软件由处理器14产生。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680002134.0/2.html,转载请声明来源钻瓜专利网。