[实用新型]多功能I/O数据采集CPU单元无效
申请号: | 200620073698.0 | 申请日: | 2006-06-12 |
公开(公告)号: | CN200972600Y | 公开(公告)日: | 2007-11-07 |
发明(设计)人: | 王锋;姜海涛;任建福;秦成虎;温彦军;严晓蓉;梁恩泉;李孜 | 申请(专利权)人: | 国电南京自动化股份有限公司 |
主分类号: | G05B19/418 | 分类号: | G05B19/418 |
代理公司: | 南京纵横知识产权代理有限公司 | 代理人: | 董建林;严志平 |
地址: | 210003江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多功能 数据 采集 cpu 单元 | ||
1、多功能I/O数据采集CPU单元,包括总线扩展接口,其特征在于它还包括MC9S12XDP512高性能SOC单片系统作为CPU处理器,总线扩展接口与MC9S12XDP512高性能SOC单片系统相连接。
2、根据权利要求1所述的多功能I/O数据采集CPU单元,其特征在于其中所述的MC9S12XDP512高性能SOC单片包括处理器模块、总线扩展模块、CAN总线接口模块、显示模块、GPS脉冲同步模块、watchdog模块及电源模块,其中处理器模块、GPS脉冲同步模块、watchdog模块及电源模块构成通用硬件平台的最小CPU系统,支持XGATE外围协处理数据访问技术;显示模块提供20个LED指示灯指示,为平台应用提供灵活的显示定制;CAN总线接口提供两路冗余热备份通信通道,用于与上级设备数据交互;总线扩展模块是通用平台实现统一功能的接口部分,由PH口、PT口、PAD口共24个GPIO接口及2路SPI串行总线接口组成。
3、根据权利要求1所述的多功能I/O数据采集CPU单元,其特征在于其中所述的MC9S12XDP512高性能SOC单片机,主要包括4个CAN2.0总线接口、4个SCI通信接口、3个SPI串行总线接口、多至120个GPIO接口、8通道16位TIMER、24个IRQ中断源、512K字节程序FLASH及32K数据RAM。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国电南京自动化股份有限公司,未经国电南京自动化股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200620073698.0/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置