[发明专利]动态分配中断接脚的方法有效
| 申请号: | 200610171198.5 | 申请日: | 2006-12-21 |
| 公开(公告)号: | CN101206627A | 公开(公告)日: | 2008-06-25 |
| 发明(设计)人: | 卢盈志 | 申请(专利权)人: | 英业达股份有限公司 |
| 主分类号: | G06F13/24 | 分类号: | G06F13/24 |
| 代理公司: | 上海专利商标事务所有限公司 | 代理人: | 陈亮 |
| 地址: | 台湾省台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 动态分配 中断 方法 | ||
技术领域
本发明是有关于一种路由(Routing)方法,且特别是有关于一种动态分配中断接脚的方法。
背景技术
中断请求(Interrup Request,IRQ)是在某个装置要进行特定的动作时,用以通知并要求处理器暂停工作,以执行对应的计算动作。此中断请求的发送是通过所谓的中断线来执行,而这些中断线的数目又会因主板采用的中断控制器而有所不同。传统的电脑采用可编程中断控制器(Programmable Interrupt Controller,PIC),其包括有16条中断线。然而,这些中断线对于功能日渐强大、输入输出设备推陈出新的电脑设备来说仍是太少,大部分的中断线均会被占用,甚至必须多个硬件装置一起共用。据此,一些新的主板则采用了先进可编程中断控制器(AdvancedProgrammable Interrupt Controller,APIC),此种中断控制器就可以管理超过32个中断请求,而能够提供数目较多的硬件装置使用,也比较不会有中断线共用的情形。
若使用PIC的主板,通常在实际上只有4个中断线可供PCI总线使用;另一方面,若是使用APIC的新主板,则有8个中断线可用。这表示即便主板上有6个PCI插槽,它们也必须勉强使用4或8个IRQ。此外,图形加速端口(AcceleratedGraphics Port,AGP)、通用序列总线(Universal Serial Bus,USB)、独立冗余磁盘阵列(Redundant Array of Independent Disks,RAID)控制器及一些板载局域网(Local Area Network,LAN)接口、1394接口及SATA(Serial ATA)接口也都要用IRQ。在这种情况下,多个PCI插槽共用一个IRQ的情况是无法避免的。
图1为现有的PIC/IOAPIC主板的硬件配置图。请参照图1,现有的PIC主板配置有中央处理单元110、北桥芯片120、南桥芯片130及4个PCI插槽140、150、160及170。其中,PCI插槽140、150、160及170会分别传送4个中断信息(Interruptmessage)INTA/INTB/INTC/INTD给北桥芯片120上的中断路由寄存器(Interruptrouting register)Rx_A、Rx_B、Rx_C及Rx_D(x=1,2,3,4)。而由于PIC的主板仅支持4个IRQ,因此北桥芯片120实际在传送中断信息给南桥芯片130时,PCI插槽140、150、160及170是共用4条中断线来发出中断信息。南桥芯片130则是通过4个中断路由寄存器(Interrupt router register)RA、RB、RC及RD分别接收由北桥芯片120传送而来的中断信息。这些中断信息接着会被送至一个可编程中断控制器(8259PIC),而由8259PIC向中央处理单元110提出中断请求。值得一提的是,现有的IOAPIC主板则是比PIC主板多出一个先进可编程中断控制器(IOAPIC),而同时通过8259PIC及IOAPIC向中央处理单元110提出中断请求。
图2为现有的中断接脚的路由配置表。请参照图2,其中每个PCI插槽的接脚A、B、C、D对映到不同的中断信息INTA/INTB/INTC/INTD,而基本输入输出系统(Basic Input/Output System,BIOS)在执行开机自我测试(Power-On Self Test,POST)时也会对应不同的中断信息INTA/INTB/INTC/INTD,配置所使用/共用的中断请求。举例来说,插槽#2的接脚A、B、C、D对映到中断信息INTD/INTA/INTB/INTC,因此在配置中断请求时,也是按照顺序,在对应的中断路由寄存器Rx_D、Rx_A、Rx_B及Rx_C(x=1,2,3,4)中存储数字4、1、2、3。
假若上述4个PCI插槽皆各插上一张PCI接口卡,而且每个PCI接口卡皆需要用从中断接脚1、2、3、4分别触发(trigger)4个中断时,则每个IOAPIC中断线上共用的硬件装置数目均为4,而这4条中断线上所需串接的硬件装置驱动程序也都是4支。由此可知,在此情况下,每个IOAPIC中断线被共用的情形均相同,已是最佳化的情形。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英业达股份有限公司,未经英业达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610171198.5/2.html,转载请声明来源钻瓜专利网。





