[发明专利]硅储存装置及其控制器与运作方法有效
| 申请号: | 200610125706.6 | 申请日: | 2006-08-25 |
| 公开(公告)号: | CN101131857A | 公开(公告)日: | 2008-02-27 |
| 发明(设计)人: | 张琦栋;蓝世旻;蔡鸿洲 | 申请(专利权)人: | 安国国际科技股份有限公司 |
| 主分类号: | G11C7/00 | 分类号: | G11C7/00;G11C5/00 |
| 代理公司: | 隆天国际知识产权代理有限公司 | 代理人: | 潘培坤 |
| 地址: | 中国台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 储存 装置 及其 控制器 运作 方法 | ||
技术领域
本发明涉及一种硅储存装置,特别是涉及一种共享储存介质数据脚位的硅储存装置及其控制器与运作方法。
背景技术
近几年来,由于各类型记忆卡(硅储存介质)的快速发展,使得硅储存装置的开发也越来越成熟。现今市面上所流行的硅储存装置大致可分为内接式与外接式两种,但随着各种应用系统在体积上的缩小及结构上的简化,不论是内接式的硅储存装置还是外接式的硅储存装置,整体的体积尺寸也逐渐成为设计开发时的重点项目之一,以符合使用者携带方便、不占使用空间以及节省成本的考虑。
而以目前公知技术的硅储存装置而言,请参考图1,图1为公知技术硅储存装置的结构方块图,在硅储存装置1’中包括:一控制器10’、一传输接口20’及至少一储存介质接口30’。其中储存介质接口30’用以容纳并连接一储存介质3,而控制器10’通过传输接口20’来与一处理器基础系统2连接。而在公知的设计中,由于控制器10’必须分别提供足够的控制信号(如检测信号101’等)及数据信号102’的脚位给所支持的储存介质3使用,因此若生产者欲设计硅储存装置1’以支持多种储存介质3时,该控制器10’就必须选用脚位较多且所占面积较大的芯片,方可实现支持多种储存介质3的功能。而由于使用了较大芯片的控制器10’,也就导致无法进一步简化整个硅储存装置1’的体积。
另一方面,相对于控制器10’的脚位变多,在整个印刷电路板的布线上也就繁杂许多,同时若再考虑到各个储存介质接口30’的摆设位置及相关预防电磁波干扰的设计,整个硅储存装置1’的开发工作便更加困难且开发时间过程也会增加变量,进而不符合整体的经济效益。
发明内容
有鉴于此,本发明所要解决的技术问题在于提供一种硅储存装置及其控制器与运作方法,其通过整合并共享各种储存介质所需的数据及控制总线,而根据连接不同的储存介质以进行切换使用,以减少因各种储存介质的数据脚位不同而占用的空间,同时还具有避免硅储存装置在与一储存介质进行读写数据时因插入另一储存介质而导致数据损毁或储存介质毁坏的功能。
为解决上述问题,根据本发明所提出的一种方案,提供一种硅储存装置,应用于一处理器基础系统,其特征在于,包括:多个储存介质接口及一控制器。其中所述储存介质接口分别用以容纳并连接一储存介质,而该控制器电连接所述储存介质接口,进而根据所述储存介质之一插入时所产生的一检测信号以提供该插入的储存介质所需的数据传输信道,且经由相对的储存介质接口来进行传递数据信号,并且当产生另一检测信号时,该控制器便输出一指示信息给该处理器基础系统,以进行错误状态处理。
为了解决上述问题,根据本发明所提供的另一种方案,提供一种硅储存装置的控制器,电连接一处理器基础系统与多个储存介质接口,而所述储存介质接口分别容纳并连接一储存介质,其特征在于,该控制器包括:一储存介质连接单元及一微处理单元。其中该储存介质连接单元提供一控制总线以与所述储存介质接口连接,并且进一步包含一数据脚位切换单元用以提供该储存介质运作时所需的数据总线,而微处理单元则依据所述储存介质之一插入相对的储存介质接口后所产生的一检测信号,进而控制该数据脚位切换单元将数据总线切换给该储存介质,此外,当有另一检测信号产生时,该微处理单元便输出一指示信号给该处理器基础系统。
为了解决上述问题,根据本发明所提出的另一种方案,提供一种硅储存装置的运作方法,该硅储存装置应用于一处理器基础系统,其特征在于,该运作方法步骤包括:首先,连接一储存介质,并切换数据传输信道给该储存介质,进而再判断该储存介质是否处于一读写状态,若判断该读写状态的结果为是,则进行检测是否有另一储存介质连接至该硅储存装置,而若检测该另一储存介质的结果为是,则停止该读写状态,并且输出一指示信号给该处理器基础系统。
以上所述与接下来的详细说明及附图,均是为了能进一步说明本发明为实现预定目的所采取的方式、手段及功能。而有关本发明的其它目的及优点,将在后续的说明及附图中加以阐述。
附图说明
图1为公知技术硅储存装置的结构方块图;
图2为本发明硅储存装置的实施例的结构方块图;
图3为本发明硅储存装置的控制器的实施例的方块图;及
图4为本发明硅储存装置的运作方法的流程图。
其中,附图标记说明如下:
硅储存装置1’ 控制器10’ 处理器基础系统2
传输接口20’ 储存介质3 储存介质接口30’
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安国国际科技股份有限公司,未经安国国际科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610125706.6/2.html,转载请声明来源钻瓜专利网。





