[发明专利]处理盒芯片及其解调信息的方法无效
申请号: | 200610036022.9 | 申请日: | 2006-06-17 |
公开(公告)号: | CN101089750A | 公开(公告)日: | 2007-12-19 |
发明(设计)人: | 谢立功 | 申请(专利权)人: | 珠海天威技术开发有限公司 |
主分类号: | G03G21/18 | 分类号: | G03G21/18;G03G15/00 |
代理公司: | 珠海智专专利商标代理有限公司 | 代理人: | 张中 |
地址: | 519060广东省珠海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理 芯片 及其 解调 信息 方法 | ||
1、处理盒芯片,包括
用于收发电磁波信号的LC电路;
连接在LC电路输出端,用于将电磁波信号转换成芯片工作电源电压的寄生电源电路;
连接在LC电路输出端的同步时钟电路;
连接在LC电路输出端,将芯片内信息进行调制并通过LC电路向外发送电磁波信号的副载波调制电路;
其特征在于:
一个连接在LC电路输出端的分频器,用于将LC电路输出的信号进行分频;
连接在分频器输出端与副载波调制电路输入端之间的MCU;
及一个时钟基准,用于向MCU提供计量分频信号周期的时钟基准。
2、根据权利要求1所述的处理盒芯片,其特征在于:
所述寄生电源电路包括桥式整流电路,桥式整流BR1的a、b端与LC电路相连,桥式整流BR1的c端接地,电阻R1与桥式整流BR1的d端相连并与电阻R2串联后接地,电容C2、C3与电阻R2并联,并且电容C2的正极接电源VCC,负极接地,电容C3与电容C2并联。
3、根据权利要求1所述的处理盒芯片,其特征在于:
所述MCU引脚IO13接电源VCC,引脚IO14接地。
4、根据权利要求1所述的处理盒芯片,其特征在于:
所述副载波调制电路包括三极管Q1、三极管Q2、电阻R6、电阻R7、电阻R14、二极管D5和D6,电阻R6接在MCU的引脚IO15与三极管Q1的基极之间,电阻R7接在三极管Q2的集电极与桥式整流电路之间,R14的一端接在三极管Q1的集电极与三极管Q2的基极之间,二极管D5、D6接在电阻R7与桥式整流电路之间。
5、根据权利要求1所述的处理盒芯片,其特征在于:
所述分频器的引脚IO21接电源VCC,引脚IO22接同步时钟电路的输出端,引脚IO23接地,引脚IO24与MCU的引脚IO12相连,引脚IO25接电阻R14的另一端。
6、根据权利要求1所述的处理盒芯片,其特征在于:
所述同步时钟电路包括电容C7、电阻R8、电阻R9和二极管D7,二极管D7与电阻R8串联后的一端接LC电路,另一端连接电容C7与电阻R9并联后的一端。
7、根据权利要求1所述的处理盒芯片,其特征在于:
所述时钟基准包括晶振CY1,晶振CY1的两端分别与MCU的引脚IO11和IO16相连。
8、一种采用权利要求1所述处理盒芯片解调信息的方法,包括以下步骤:
第一步,判断分频器是否开始输出分频信号,如果是,则执行第二步;如果否,则重新判断分频器是否输出分频信号;
第二步,计量时钟基准输出的时钟基准的个数;
第三步,判断分频器输出的分频信号是否经过一个周期,如果是,则执行第四步;如果否,则重新执行第二步;
第四步,在一个分频信号周期内,判断时钟基准输出的时钟基准个数是否大于N,如果是,则解调出来的信号为高电平;如果否,则解调出来的信号为低电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海天威技术开发有限公司,未经珠海天威技术开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610036022.9/1.html,转载请声明来源钻瓜专利网。