[发明专利]运算处理装置与存储器间的连接装置及方法无效
申请号: | 200610026399.6 | 申请日: | 2006-05-10 |
公开(公告)号: | CN101071383A | 公开(公告)日: | 2007-11-14 |
发明(设计)人: | 扬胜熏 | 申请(专利权)人: | 乐金电子(昆山)电脑有限公司 |
主分类号: | G06F9/445 | 分类号: | G06F9/445 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 王月珍 |
地址: | 215334*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 运算 处理 装置 存储器 连接 方法 | ||
技术领域
本发明是涉及运算处理装置与存储器间连接装置及方法的技术,尤其涉及在美国英特尔公司的CPU(Central Processing Unit:中央处理器)上,能够用于启动NAND存储器的运算处理装置与存储器间的连接装置及方法。
背景技术
在要求随着时间的流逝,记忆信息不发生变化的领域,需要一种即使不供应电源,记忆内容也不消失的存储器,我们将这种存储器称为非易失性存储器(Non-Volatile Memory)。
非易失性存储器包括专门用于读取的存储器一只读存储器(ROM;Read OnlyMemory);可多次写入的可擦可编程只读存储器(EPROM;Erasable ProgrammableRead Only Memory)。这种可擦可编程只读存储器(EEPROM;Electrically ErasableProgrammable Read Only Memory)包括快闪存储器(Flash Memory)、铁电存储器(FRAM;Ferro-electric Random Access Memory)等。
其中,快闪存储器凭借其独有的高稳定性和大容量、相对低廉的价格等优势,成为现在内置设备中普遍使用的一种存储器。
快闪存储器作为具有单一晶体管和复合晶体管的存储单元的非易失性存储器,不是以字节为单位,而是以扇区和块为单位进行存储。在比较快的时间内,可以通过电的方式,清除快闪存储器的内容。
上述快闪存储器有NOR型,NAND型,DiNOR(Divided bit-line NOR)型,AND型,pair-AND(PAND)型和E2-型。NOR型快闪存储器适用注入热电子(Hot Electron)的记入方式;NAND型快闪存储器综合隧道现象和页码动作电路技术,程序运行速度快。
另外,NOR型快闪存储器读取速度快,主要用于便携式通讯设备中;NAND型快闪存储器记录速度快,主要用于记录动画影像的设备中。
通常,移动产品主要使用美国英特尔公司的NOR型存储器,随着存储器技术的不断发展,NAND型存储器在价格和性能方面,与NOR存储器不相上下。美国英特尔公司的运算处理装置-CPU主要使用子公司的NOR存储器,由现有的CPU与存储器构成的系统具有如下结构。
图1为现有的运算处理装置与存储器间的连接结构的方框图。
如图所示,现有的运算处理装置与存储器间的连接结构由以下几个部分构成:执行系统的运算处理及控制功能的CPU120;在CPU120的控制下,存储系统的驱动程序、应用程序和数据的存储部130;执行包含上述CPU120的系统的电源管理的PMIC(Power Management Integrated Circuit:电源管理集成电路)110。
而且,存储部130还包括:为了启动,进行动作的启动用存储器--NOR存储器131;进行数据存储的存储用存储器--NAND存储器132。
当驱动上述系统时,PMIC(Power Management Integrated Circuit:电源管理集成电路)110向CPU120供应电源,同时,传送复位信号,进行初始化。
CPU120进行初始化后,向存储部130输出复位信号,对NOR存储器131和NAND存储器132进行初始化。
当启动上述现有系统时的连接如下所示。
图2为现有的运算处理装置与存储器间的连接方法的动作顺序图。
下面,参照图2,对现有的运算处理装置与存储器间的连接方法的动作进行说明。
S201,如果向系统供应最初电源。
S202,电源管理集成电路(PMIC:Power Management Integrated Circuit)110向CPU120输入复位信号,CPU120进行初始化。
S203、S204,如果CPU120利用复位信号,进行初始化,保持稳定的状态,向存储部130输入复位信号,存储部130的NOR存储器131和NAND存储器132进行复位、执行相应动作。
上述现有CPU与存储器间的连接通过简单的启动步骤完成,不需要复杂的电源管理。
但是,由于最近批量生产的美国英特尔公司的CPU的电源序列复杂、敏感,当像NOR存储器一样,通过启动,连接NAND存储器时,就会出现系统终止,需要重新启动等问题。
发明内容
因此,本发明的目的在于解决上述问题,提供一种通过启动,能够用于启动NAND存储器的运算处理装置与存储器间的连接装置及方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于乐金电子(昆山)电脑有限公司,未经乐金电子(昆山)电脑有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610026399.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种在网络上发起VOIP呼叫的方法及系统
- 下一篇:数字一体机快速引导方法