[发明专利]包括数据保持锁存器的锁存电路无效

专利信息
申请号: 200580046221.1 申请日: 2005-10-11
公开(公告)号: CN101099292A 公开(公告)日: 2008-01-02
发明(设计)人: D·W·霍沃德;D·W·弗林 申请(专利权)人: ARM有限公司
主分类号: H03K3/037 分类号: H03K3/037;G01R31/3185;G01R31/317
代理公司: 中国专利代理(香港)有限公司 代理人: 曾祥夌;王忠忠
地址: 英国*** 国省代码: 英国;GB
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 包括 数据 保持 锁存器 电路
【权利要求书】:

1.一种锁存电路,具有数据信号输入、扫描信号输入、时钟信号输入、复位信号输入、扫描使能信号输入以及数据信号输出,所述锁存电路包括:

功能路径锁存器,具有活动模式和不活动模式:在所述活动模式中,所述功能路径锁存器可操作响应于在所述时钟信号输入接收的时钟信号,存储在所述数据信号输入接收的数据信号值,并在所述数据信号输出上输出所述数据信号值;而在所述不活动模式中,所述功能路径锁存器不能够存储所述数据信号值;以及

数据保持锁存器,可操作以在所述功能路径锁存器进入所述不活动模式时保存来自所述功能路径锁存器的所述数据信号值,并在所述功能路径锁存器进入所述活动模式时将所述数据信号值恢复到所述功能路径锁存器;其中

在所述复位信号输入接收的复位信号和在所述扫描使能信号输入接收的扫描使能信号控制所述功能路径锁存器和所述数据保持锁存器以:

(i)复位至少所述功能路径锁存器;

(ii)将所述数据保持锁存器中存储的数据信号值恢复到所述功能路径锁存器;

(iii)选择在所述扫描信号输入接收的扫描信号输入值,用于在所述功能路径锁存器和所述数据保持锁存器至少之一中存储;以及

(iv)将来自所述功能路径锁存器的数据信号值保存到所述数据保持锁存器。

2.如权利要求1所述的锁存电路,其中所述功能路径锁存器连接到第一电源域,并且所述数据保持锁存器连接到第二电源域。

3.如权利要求2所述的锁存电路,其中在所述功能路径锁存器在所述不活动模式时,所述第一电源域不向所述功能路径锁存器提供电力,而所述第二电源域继续向所述数据保持锁存器供电。

4.如权利要求3所述的锁存电路,其中所述功能路径锁存器包括具有第一阈值电压的一个或多个门,并且所述数据保持锁存器包括具有第二阈值电压的一个或多个门,所述第一阈值电压具有提供比所述第二阈值电压更快的切换和更高的静态漏电流的电平。

5.如权利要求1所述的锁存电路,具有与所述数据信号输出分开的扫描信号输出,所述扫描信号输出经扫描信号输出缓冲电路从所述数据保持锁存器驱动。

6.如权利要求1所述的锁存电路,其中所述数据保持锁存器中存储的数据信号值可被多次恢复到所述功能路径锁存器。

7.如权利要求1所述的锁存电路,其中所述功能路径锁存器为触发器锁存器。

8.一种具有一个或多个如权利要求1所述的锁存电路和不包括数据保持锁存器的锁存电路的数据处理设备,所述一个或多个如权利要求1所述的锁存电路和不包括数据保持锁存器的所述锁存器共享至少所述复位信号,并可操作使得作为控制所述一个或多个如权利要求1所述的锁存电路以将所述数据保持锁存器中存储的数据信号值恢复到所述功能路径锁存器的一部分执行的所述复位信号中的改变用来复位所述一个或多个不包括数据保持锁存器的锁存器。

9.一种锁存电路,具有数据信号输入、扫描信号输入、时钟信号输入、复位信号输入、扫描使能信号输入以及数据信号输出,所述锁存电路包括:

功能路径锁存器部件,用于在活动模式中响应于在所述时钟信号输入接收的时钟信号,存储在所述数据信号输入接收的数据信号值并在所述数据信号输出上输出所述数据信号值,而在不活动模式中,不存储所述数据信号值;以及

数据保持锁存器部件,用于在所述功能路径锁存器部件进入所述不活动模式时保存来自所述功能路径锁存器部件的所述数据信号值,并在所述功能路径锁存器部件进入所述活动模式时将所述数据信号值恢复到所述功能路径锁存器部件;其中

在所述复位信号输入接收的复位信号和在所述扫描使能信号输入接收的扫描使能信号控制所述功能路径锁存器部件和所述数据保持锁存器部件以:

(i)复位至少所述功能路径锁存器部件;

(ii)将所述数据保持锁存器部件中存储的数据信号值恢复到所述功能路径锁存器部件;

(iii)选择在所述扫描信号输入接收的扫描信号输入值,用于在所述功能路径锁存器部件和所述数据保持锁存器部件至少之一中存储;以及

(iv)将来自所述功能路径锁存器部件的数据信号值保存到所述数据保持锁存器部件。

10.一种包括一个或多个如权利要求1所述的锁存电路的集成电路。

11.一种控制具有数据信号输入、扫描信号输入、时钟信号输入、复位信号输入、扫描使能信号输入以及数据信号输出的锁存电路的方法,所述锁存电路包括:

功能路径锁存器,具有活动模式和不活动模式:在所述活动模式中,所述功能路径锁存器可操作响应于在所述时钟信号输入接收的时钟信号,存储在所述数据信号输入接收的数据信号值,并在所述数据信号输出上输出所述数据信号值;而在所述不活动模式中,所述功能路径锁存器不能够存储所述数据信号值;以及

数据保持锁存器,可操作以在所述功能路径锁存器进入所述不活动模式时保存来自所述功能路径锁存器的所述数据信号值,并在所述功能路径锁存器进入所述活动模式时将所述数据信号值恢复到所述功能路径锁存器;所述方法包括:

响应于在所述复位信号输入接收的复位信号和在所述扫描使能信号输入接收的扫描使能信号,控制所述功能路径锁存器和所述数据保持锁存器以:

(i)复位至少所述功能路径锁存器;

(ii)将所述数据保持锁存器中存储的数据信号值恢复到所述功能路径锁存器;

(iii)选择在所述扫描信号输入接收的扫描信号输入值,用于在所述功能路径锁存器和所述数据保持锁存器至少之一中存储;以及

(iv)将来自所述功能路径锁存器的数据信号值保存到所述数据保持锁存器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200580046221.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top