[发明专利]升级现存数据主机能力的高速下链封包存取共处理器无效
申请号: | 200580020730.7 | 申请日: | 2005-07-19 |
公开(公告)号: | CN101065914A | 公开(公告)日: | 2007-10-31 |
发明(设计)人: | 威廉·C·哈克特;罗伯特·A·迪费奇欧;爱德华·L·赫普勒;亚力山大·瑞茨尼克;道格拉斯·R·卡斯特;艾利拉·莱尔;罗伯特·G·盖茨达;约翰·大卫·小凯威尔 | 申请(专利权)人: | 美商内数位科技公司 |
主分类号: | H04B7/216 | 分类号: | H04B7/216;H04B1/00;H04B1/38;H04L12/66;H03H7/30 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 任永武 |
地址: | 美国特*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 升级 现存 数据 主机 能力 高速 封包 存取 处理器 | ||
技术领域
本发明有关无线通信领域。更特别是,本发明有关一种无线传送/接收单元(WTRU),包含与主机芯片,如通用移动电信系统(UMTS)频分双工(FDD)基带集成电路(IC)芯片或双模全球移动通信(GSM)系统/通用封包无线服务(GPRS)/全球移动通信进化增强数据速率(EDGE)/通用移动电信系统或GSM/GPRS/UMTS中的数据主机共同操作的高速下链封包存取(HSDPA)共处理器。
背景技术
高速下链封包存取为一种具有于5MHz频宽以上达14Mbps数据传输速率的通用移动电信系统宽带码分多路访问(WCDMA)下链中的封包基础数据服务。高速下链封包存取实施系包含适应调变及编码(AMC),混合自动重复要求(H-ARQ)及先进接收器设计。
第三代伙伴计划(3GPP)规格是借助被平行″出刊″的新特征而继续增强。版本5(R5)规格增添高速下链封包存取来提供达到约14Mbps的数据速率以支持封包基础服务(如多媒体,网页浏览或类似者)。
高速下链封包存取系为频分双工R5的部分并增添若干新程序及实体信道。位于层2/3(L2/3)协议堆栈中通常具有因潜伏及时序考虑而必须下移至该实体层的某些功能。具有若干严格时序要求。例如,具有相对被接收数据需低潜伏设计的特定传送时间的正面确认(ACK)/负面否定(NACK)信号。
主要因为被到处移动的数据量,所以频分双工R5需明显增加存储器要求。具有支持正交移相键控(QPSK)的增加信号处理要求,16正交振幅调变(QAM)信号发送,及增加接口频宽。大多数R4实施已被配置以每秒约384仟位或更少来运作。因此,为了支持高速下链封包存取,需要更多存储器,增加信号处理及更快速接口。再者,大多数R4实施是使用耙式(Rake)型接收器。耙式(Rake)接收器的高速下链封包存取,特别是较高分类及较高峰值数据速率效能(也就是位误差率,符号误差率,及/或净数据产出)可能不良。
发明内容
本发明为一种处理码分多路访问(CDMA)信号的无线传送/接收单元(或集成电路)。无线传送/接收单元包含通信于多个定制接口的数据主机及高速下链封包存取共处理器。数据主机是依据第三代伙伴计划R4标准来操作,而高速下链封包存取共处理器是增强无线传送/接收单元的无线通信能力,使无线传送/接收单元可依据第三代伙伴计划R5标准来操作。
高速下链封包存取共处理器是与主机芯片,如通用移动电信系统频分双工基带集成电路芯片或双模全球移动通信系统/通用封包无线服务/全球移动通信进化增强数据速率/通用移动电信系统或全球移动通信系统/通用封包无线服务/通用移动电信系统集成电路中的数据主机共同操作。
附图说明
本发明可从以下较佳实施例说明及附图获得更详细了解,其中:
图1从无线帧观点说明第三代伙伴计划R4及R5之间差异;
图2说明被界定于标准内的若干不同分类;
图3为依据本发明的无线传输/接收单元高电位方块图,包含一R4数据主机及可增强该无线传输/接收单元使其呈现R5能力的一高速下链封包存取共处理器;
图4为被用于图3的该无线传输/接收单元的高速下链封包存取共处理器详细方块图。
具体实施方式
此后,″无线传输/接收单元″名词是包含但不限于用户设备(UE),移动台,固定或移动用户单元,呼叫器,或可操作于无线环境中的任何其它类型组件。此后,当被称为″B节点″名词者是包含但不限于基地台,地址控制器,存取点(AP)或无线环境中的任何其它接介装置。
本发明可被并入无线通信系统,无线传送/接收单元及基地台中。本发明特性可被并入集成电路(IC)或被配置于包含多个互连组件的电路中。
图1从被用于基地台及无线传输/接收单元之间通信的无线帧观点说明R4及R5之间差异。频分双工R4传统上具有10毫秒(10ms)无线帧105。针对高速下链封包存取,无线帧系被分割为五个2毫秒(2ms)子帧110。各子帧110本质上系为其自我少许高速下链封包存取交易。高速下链封包存取中,每次基地台传送子帧110至无线传输/接收单元时,其均预期确认(ACK)/否定(NACK)115型式的响应,及必须于数据已抵达无线传输/接收单元的后被传送七点五(7.5)时槽的若干信道质量指针(CQI)信息。
无线传输/接收单元被预定接收数据的各2毫秒子帧110期间,数据必须于7.5时槽的实质短期间被接收,解碼,检查完整性,及确认(ACK)/否定(NACK)被传回基地台。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美商内数位科技公司,未经美商内数位科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200580020730.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种饰品组件
- 下一篇:一种基于彩色卵石堆砌技术的三维工艺画
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置