[发明专利]多级计数装置有效
| 申请号: | 02119138.7 | 申请日: | 2002-05-09 |
| 公开(公告)号: | CN1387340A | 公开(公告)日: | 2002-12-25 |
| 发明(设计)人: | 特伦斯·N·托马斯;斯蒂芬·J·戴维斯 | 申请(专利权)人: | 莫赛德技术公司 |
| 主分类号: | H04L9/32 | 分类号: | H04L9/32;H04L9/28;H04K1/00 |
| 代理公司: | 永新专利商标代理有限公司 | 代理人: | 过晓东 |
| 地址: | 加拿大*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 多级 计数 装置 | ||
1、一种数据处理设备,包括:
以串接阵列排列的多个独立处理单元,其中,第一处理单元先于第二处理单元,第二处理单元先于第n处理单元;以及,
与所述串接阵列中的多个独立处理单元中每一个处理单元电通信的时钟分配电路,使得在使用中,沿时钟分配电路传播的时钟信号以相对于时钟信号到达前一处理单元的延迟到达每一个处理单元,
其中,从数据写入处理单元到该数据被后一处理单元读出的时间等于时钟周期准确个数k,这里k大于0,不足以从该处理单元产生出准确的输出数据,但如果有额外的延迟则上述时间就足以产生出准确的输出数据,在所述时钟周期准确个数k后,待处理的新数据被读入同一处理单元。
2、根据权利要求1所述设备,所述串接阵列有一个沿第一方向的第一路径以及一个沿第二其它方向的第二路径,所述第二路径在每一级的处理时间比第一路径在每一级的处理时间要短。
3、根据权利要求2所述设备,所述时钟信号是独立地分配到各处理单元的。
4、根据权利要求3所述设备,任何两个相邻处理单元之间的延迟大致相同。
5、根据权利要求4所述设备,所述时钟信号的传播方向是可切换的。
6、根据权利要求4所述设备,所述时钟周期准确个数k是一个时钟周期。
7、根据权利要求2所述设备,所述时钟信号是从在前的处理单元选通到下一个处理单元的。
8、根据权利要求7所述设备,所述时钟信号的传播方向是可切换的。
9、根据权利要求2所述设备,所述串接阵列中至少有一个处理单元与一个外部电路时间同步。
10、根据权利要求9所述设备,所述外部电路包括一个存储缓冲器。
11、根据权利要求10所述设备,所述外部电路包括一个用于接收外部数据、并提供所述数据给存储缓冲器的输入/输出端口。
12、根据权利要求11所述设备,所述串接阵列包括:
具有第一预定个数n个处理单元的第一流水线阵列;以及,
具有第二预定个数m个处理单元的第二流水线阵列。
13、根据权利要求12所述设备,所述第一流水线阵列中至少有一个处理单元通过硬件连接与存储缓冲器电通信,该第一流水线阵列中的所述至少一个处理单元与存储缓冲器时间同步以进行数据检索。
14、根据权利要求13所述设备,所述第一流水线阵列的所述至少一个处理单元是该第一流水线阵列中的第一处理单元。
15、根据权利要求13所述设备,所述第一流水线阵列的第n单元与第二流水线阵列的第m单元通过硬件连接进行电通信,使得输入第一流水线阵列的第一处理单元并传送到该阵列的第n处理单元的数据,可进一步传送到第二流水线阵列的第m处理单元,以作进一步处理。
16、根据权利要求15所述设备,所述第一预定个数处理单元的个数n,以及第二预定个数处理单的个数m,是一个相同的预定个数,以便在使用中,到第n单元和到第m单元的延迟基本相同,使得第一流水线阵列的第n单元与第二流水线阵列的第m单元的尾-头数据传送基本上是时间同步的。
17、根据权利要求13所述设备,所述第二流水线阵列中至少有一个处理单元通过硬件连接与存储缓冲器电通信,该第二流水线阵列的所述至少一个处理单元与存储缓冲器时间同步以进行数据检索。
18、根据权利要求17所述设备,所述第二流水线阵列的所述至少一个处理单元是该第二流水线阵列中的第一处理单元。
19、根据权利要求17所述设备,所述第一流水线阵列的第n单元与第二流水线阵列的第m单元通过硬件连接进行电通信,使得输入第一流水线阵列的第一处理单元并传送到该阵列的第n处理单元的数据,可进一步传送到第二流水线阵列的第m处理单元,以作进一步处理。
20、根据权利要求17所述设备,还包括一个第三流水线阵列,它具有第三预定个数的q个处理单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于莫赛德技术公司,未经莫赛德技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/02119138.7/1.html,转载请声明来源钻瓜专利网。





