[实用新型]延伸总线架构及其中桥接器无效
| 申请号: | 01264318.1 | 申请日: | 2001-09-27 |
| 公开(公告)号: | CN2522937Y | 公开(公告)日: | 2002-11-27 |
| 发明(设计)人: | 张乃舜 | 申请(专利权)人: | 威盛电子股份有限公司 |
| 主分类号: | G06F13/14 | 分类号: | G06F13/14 |
| 代理公司: | 北京集佳专利商标事务所 | 代理人: | 王学强 |
| 地址: | 台湾省台北县*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 延伸 总线 架构 及其 中桥 | ||
技术领域
本实用新型是有关于一种计算机系统中的图形加速端口(Accelerated Graphics Port,简称AGP)总线,且特别是有关于一种将图形加速端口总线扩充而得不同种类的延伸总线的架构。
背景技术
早期计算机系统中的绘图显示卡是插在如PCI总线之类的系统总线上,由于系统总线的频宽较低,且各种输出输入外围装置都可能会使用,故无法因应高速且多媒体等的计算机应用,所以发展出将高速的绘图显示卡插在专用的图形加速端口总线上,此种高速的绘图显示卡中大都具有图形加速处理器。
图1为普通的一种个人计算机的系统示意图。请参照图1,中央处理器10经由芯片组(chip set)12耦接到PCI总线14,芯片组12又包括南桥芯片15以及北桥芯片18,南桥芯片15与北桥芯片18是通过专属的VLINK总线17连接在一起而动作。PCI总线14则耦接多个PCI兼容的外围装置16。每一外围装置16均可以送出要求信号(request,REQ)要求使用PCI总线14,而芯片组12中的仲裁器(arbiter)则可送出同意信号(grant,GNT)给主控器,同意其使用PCI总线14。取得PCI总线14控制权的外围装置经芯片组12来存取系统内存11。另外,此系统通过专用图形加速端口总线来存取图形加速处理器13。
上述图1的架构,虽可解决图形加速处理器13需要高速且大频宽的总线的需求。但随着高频时代的来临,各种外围装置16都送收着高速且大量数据,而这些外围装置16须经南桥芯片15、VLINK总线17以及北桥芯片18才能存取系统内存11,原本南桥芯片15的处理能量已渐渐无法适应,尤其是专用VLINK总线17的限制,就更不用想要再具有更大扩充性了。因此,研发一种新的延伸总线架构实有必要。
发明内容
本实用新型提供一种延伸总线架构及其中的桥接器,其延伸扩充现有大频宽的图形加速端口总线,而得一或多个延伸总线,可避免数据途径经过南桥芯片,并为系统提供更多的扩充插槽,而使计算机系统的扩充弹性大增,尤其可应用在需要较多数量的各种高速外围装置的服务器环境。
为达到上述目的,本实用新型提供一种延伸总线架构,至少包括:第一图形加速端口总线、第一桥接器以及第一延伸总线。第一桥接器同时耦接至第一图形加速端口总线以及第一延伸总线,用于将第一图形加速端口总线与第一延伸总线上的信号与数据作兼容地互相转换,以将第一图形加速端口总线扩充使用,而得此第一延伸总线。在大多数的应用上,本实用新型会再包括有第二图形加速端口总线,其同样耦接至第一桥接器,第一桥接器将第一图形加速端口总线与第二图形加速端口总线上的信号与数据作兼容地互相转换与缓冲,以使计算机系统仍然保有图形加速端口总线可使用。
依据本实用新型较佳实施例的延伸总线架构,更提供有第二延伸总线,上述第一桥接器将第一图形加速端口总线与第二延伸总线上的信号与数据作兼容地互相转换,故再增加一个延伸总线可用。这些延伸总线例如为PCI总线。本实用新型的实施例中,第一桥接器可再串接如同其本身的第二桥接器,故可再扩充使用第二图形加速端口总线,而得第三或第四延伸总线,或是第三图形加速端口总线。
本实用新型所提供的一种桥接器,用于将第一图形加速端口总线扩充而得第一延伸总线,至少包括:主图形加速端口控制器、第一延伸总线控制器以及流量控制器。耦接至第一图形加速端口总线的主图形加速端口控制器,用于兼容地接收或传送第一图形加速端口总线上的数据与信号。耦接至第一延伸总线的第一延伸总线控制器,用于兼容地接收或传送第一延伸总线上的数据与信号。而流量控制器则同时耦接至主图形加速端口控制器以及第一延伸总线控制器,用于仲裁并控制这些控制器的数据与信号的流向。在大多数的应用上,本实用新型的桥接器更再将第一图形加速端口总线扩充而得第二图形加速端口总线,故桥接器中更具有延伸图形加速端口控制器,其耦接至第二图形加速端口总线以及流量控制器,用于兼容地接收或传送第二图形加速端口总线上的数据与信号。而上述流量控制器仲裁并控制所有连接到其本身的这些控制器的数据与信号的流向。
本实用新型由于延伸扩充较大频宽的图形加速端口总线,其是直接耦接至北桥芯片,可避免数据途径经过南桥芯片与VLINK总线,故不会影响现有PCI总线,并可提供计算机系统更多的扩充插槽。
附图说明
图1为普通一种个人计算机的系统示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01264318.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:组合牙刷
- 下一篇:散热鳍片隐藏式组合结构





