[实用新型]MPEG-2编码器数据流输出接口无效
申请号: | 01237544.6 | 申请日: | 2001-04-26 |
公开(公告)号: | CN2479701Y | 公开(公告)日: | 2002-02-27 |
发明(设计)人: | 姜万勐;董瑞安 | 申请(专利权)人: | 郑向宏 |
主分类号: | H04N7/26 | 分类号: | H04N7/26 |
代理公司: | 安徽省合肥新安专利代理有限责任公司 | 代理人: | 何梅生 |
地址: | 230088 安徽省合肥*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | mpeg 编码器 数据流 输出 接口 | ||
本实用新型涉及广播电视数字化技术。更具体地说是MPEG-2编码器数据流输出接口。
MPEG-2编码器是将经A/D转换的音频、视频信号切换输入后由iTVC12芯片进行MPEG-2压缩,形成PS、ES或TS数据流,再由输出接口输出。现有技术中,由于输出接口中缺少隔离电路,导致输出码流的误码,造成错误码流。此外,以仅有的内部时钟作为码流时钟,缺乏灵活性。
本实用新型的目的在于避免上述现有技术中的不足之处,提供一种误码率低、使用灵活的MPEG-2编码器数据流输出接口。
本实用新型的目的通过如下技术方案实现:
本实用新型的结构特点是:
在输出插座J301前端,设置由U302芯片74ABT244DE构成的驱动隔离电路,编码数据STRDATA0-STRDATA7接入芯片U302的数据输入端,缓冲后由输出插座J301输出。
设置输出码流时钟跳线器J303,内部时钟PIXCLK经芯片U302缓冲后,一路在插座J301上输出,另一路接至跳线器J303的STRCLKI1可选端;外部时钟STRCLKE由插座J303引入,经芯片U302缓冲后接至跳线器J303的STRCLKE1可选端,由跳线器输出被选的内部时钟或外部时钟。
与已有技术相比,本实用新型中驱动隔离电路的设置可有效地避免传输失真、降低误码率。内、外部时钟可选的工作方式极大地增加了使用灵活性。
附图为本实用新型结构示意图。
以下通过实施例,结合附图对本实用新型作进一步描述。
实施例:
参见附图,本实施例中,在输出插座J301前端,设置由U302芯片74ABT244DE构成的驱动隔离电路,来自编码芯片iTVC12的编码数据STRDATA0-STRDATA7接入芯片U302的数据输入端,缓冲后由输出插座J301输出。此外,芯片U302第36脚的STRTP及第35脚的STRDVLD亦来自编码芯片iTVC12,并经缓冲输出。
图中示出,设置输出码流时钟跳线器J303,内部时钟PIXCLK经芯片U302缓冲后,一路在插座J301上输出,另一路接至跳线器J303的STRCLKI1可选端1脚;外部时钟STRCLKE由插座J303第24脚引入,经芯片U302缓冲后接至跳线器J303的STRCLKE1可选端第3脚,由跳线器第2脚输出被选的内部时钟或外部时钟。
图中示出,被选时钟由跳线器2脚输出后,接到阻排RP325第1脚,并在阻排第8脚输出时钟STRCLK,以此提供给编码芯片iTVC12。外界设备申请数据信号STRDREQE由插座J301的第22脚引入,并接到芯片U302的第33脚,经缓冲接至阻排RP325,并在其第7脚输出至编码芯片iTVC12。
本实用新型输出为TS、PS或ES数据流。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑向宏,未经郑向宏许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01237544.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电子婴儿秤
- 下一篇:避免电磁辐射的手机耳机及话筒