[实用新型]一种扩跳频信号调制解调器无效

专利信息
申请号: 01202586.0 申请日: 2001-01-16
公开(公告)号: CN2462618Y 公开(公告)日: 2001-11-28
发明(设计)人: 师本慧;高保生;王育红 申请(专利权)人: 信息产业部电子第五十四研究所
主分类号: H04B1/707 分类号: H04B1/707
代理公司: 河北省科技专利事务所 代理人: 高锡明
地址: 050081 河北省石家庄市中*** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 扩跳频 信号 调制解调器
【权利要求书】:

1.一种扩跳频信号调制解调器,它由晶体振荡器(1)、直接序列扩频码产生器(2)、频率综合器(4)、FS K调制器(5)、直接序列扩频调制器(6)、上变频器(7)、下变频器(9)、正交采样器(10)、电源(12)组成,其特征在于还有跳频信号产生器(3)、接收跳频信号产生器(8)、同步与解调器(11)组成,其中晶体振荡器(1)出端口1与直接序列扩频码产生器(2)入端口1连接、出端口2与同步与解调器(11)入端口2连接;调制数据入端口A与FSK调制器(5)入端口1连接,直接序列扩频码产生器(2)出端口2与直接序列扩频调制器(6)入端口2连接、出端口3与跳频信号产生器(3)入端口1连接;FSK调制器(5)出端口2与直接序列扩频调制器(6)入端口1连接;直接序列扩频调制器(6)出端口3与上变频器(7)入端口1连接,频率综合器(4)出端口1与跳频信号产生器(3)入端口2连接、出端口2与接收跳频信号产生器(8)入端口1连接;跳频信号产生器(3)出端口3与上变频器(7)入端口2连接,上变频器(7)出端口3与调制输出端口C连接,扩跳频信号输入端口B与下变频器(9)入端口1连接,下变频器(9)出端口3串接正交采样器(10)后与同步与解调器(11)入端口1连接,同步与解调器(11)出端口3与接收跳频信号产生器(8)入端口2连接、出端口4与解调数据输出端口D连接;接收跳频信号产生器(8)出端口3与下变频器(9)入端口2连接,电源(12)出端+V电压端与各部件相应电源端并接。

2.根据权利要求1所述的一种扩跳频信号调制解调器,其特征在于跳频信号产生器(3)或接收跳频信号产生器(8)由存储器(13)、可编程器(14)、锁存器(15)至(18)、直接数字合成器(19)组成,其中存储器(13)入端1至8脚通过8根地址总线与可编程器(14)出端1至8脚连接、出端9至16脚通过8根数据总线与可编程器(14)入端11至18脚连接,入端21脚与电源(12)出端+V电压端连接、入端31脚与地端连接;可编程器(14)入端19脚、20脚分别与同步与解调器(11)出端口3、直接序列扩频码产生器(2)出端口3连接、入端21和22脚与电源(12)出端+V电压端连接、入端31和32脚与地端连接、出端23至30脚通过8根数据总线与锁存器(17)入端1至8脚连接、出端37至44脚通过8根数据总线与锁存器(16)入端1至8脚连接、出端45至52脚通过8根数据总线与锁存器(15)入端1至8脚连接、出端77至84脚通过8根数据总线与锁存器(18)入端1至8脚连接;锁存器(15)至(18)各出端11至18脚分别通过8根数据总线与直接数字合成器(19)入端1至8脚、9至16脚、17至24脚及25至32脚连接、各入端21脚分别与电源(12)出端+V电压端连接、各入端31脚分别与地端并接;直接数字合成器(19)入端42脚与频率综合器(4)出端口1或出端口2连接、出端41脚与上变频器(7)入端口2或下变频器(9)入端口2连接、入端43脚与电源(12)出端+V电压端连接、入端45脚与地端连接。    

3.根据权利要求1或2所述的一种扩跳频信号调制解调器,其特征在于同步与解调器(11)由缓冲器(20)、可编程器(21)、(22)、存储器(23)、(24)、程序存储器(25)至(28)组成,其中缓冲器(20)入端3至6脚与正交采样器(10)出端口1至出端口4连接、出端7至10脚与可编程器(21)入端1至4脚连接、入端23脚与电源(12)出端+V电压端连接、入端25脚接地端;可编程器(21)入端50至55脚与程序存储器(25)出端1至5脚连接、入端50至53脚与程序存储器(26)出端1、4、5脚并接、入端56、57、58脚与程序存储器(26)出端1、2、3脚连接、出端101至130脚与可编程器(22)入端1至30脚连接、出端131脚与解调数据输出端口D连接、入端5脚与晶体振荡器(1)出端口2连接、出端132脚与接收跳频信号产生器(8)入端口2连接、入端133脚与电源(12)出端+V电压端连接、入端135脚与地端连接;可编程器(22)入端51至54脚与程序存储器(27)出端1至4脚连接、入端56至58脚与程序存储器(28)出端1至3脚连接、出端101至130脚分别与存储器(23)、(24)入端1至30脚并接、入端133脚与电源(12)出端+V电压端连接、入端135脚与地端连接;存储器(23)、(24)各入端33脚与电源(12)出端+V电压端并接、各入端35脚与地端并接;程序存储器(25)至(28)各入端8脚与电源(12)出端+V电压端并接、各入端9脚与地端并接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信息产业部电子第五十四研究所,未经信息产业部电子第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/01202586.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top