[发明专利]数据传送控制装置和电子设备有效
申请号: | 01144842.3 | 申请日: | 2001-10-31 |
公开(公告)号: | CN1363891A | 公开(公告)日: | 2002-08-14 |
发明(设计)人: | 神原义幸 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | G06F13/00 | 分类号: | G06F13/00 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 罗朋,叶恺东 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据 传送 控制 装置 电子设备 | ||
技术领域
本发明涉及一种数据传送控制装置和电子设备。
发明背景
近年来,作为用于将个人计算机与外围设备(从广义上说,为电子设备)连接的接口标准,USB(通用串行接口)受到人们的关注,该USB的优点在于在过去,可通过相同标准的接插件,连接通过不同标准的接插件连接的鼠标或键盘,或打印机等的外围设备,另外可实现所谓的插拨和热插拔。
该USB与作为相同的串行接口标准,与已使用的IEEE1394相比较,具有传送速度较慢的问题。
于是,人们制定USB2.0标准,其在使已有的USB1.1的标准保持下位互换性的同时,与USB1.1相比较,可实现更高速的480Mbps(HS模式)的数据传送速度,该标准受到人们的关注。另外,人们还制定对USB2.0的物理层电路,或逻辑层电路的接口类型进行定义的UTMI(USB2.0 Transceiver MacrocellInterface)。
另外,按照该USB2.0,除了由过去的USB1.1定义的FS(链Full Speed)模式以外,还配备有称为“HS(高速High Speed)模式的传送模式。按照该HS模式,由于以480Mbps进行数据传送,故与按照12Mbps进行数据传送的FS模式相比较,可实现更高速度的数据传送。因此,按照USB2.0,可向传送速度要求高速的硬盘驱动器,光盘驱动器等存储设备提供最适合的接口。
但是,在该HS模式的数据传送时,由于进行传送数据的取样,故具有下述问题,即必须发生480MHz的频率的时钟,发生这样的高频的时钟的电路(PLL)的耗电量非常大。另外,如果这样的电量还在低速FS模式的数据传送时消耗,故造成耗电量的浪费。
此外,在切换传送模式(HS模式,FS模式),切换待发生的时钟的场合,还具有下述课题,即必须防止数据传送控制装置或后级的电路发生误动作的情况。
发明概述
本发明是针对上述的技术课题而提出的,本发明的目的在于提供可在不产生动作不良的情况下,动态地对待发生的时钟的频率进行切换的数据传送控制装置,以及电子设备。
另外,本发明的另一目的在于提供可以较低的耗电量,实现不同传送模式的数据传送的数据传送控制装置和电子设备。
为了解决上述课题,本发明涉及一种数据传送控制装置,该数据传送控制装置用于通过总线进行数据传送,其特征在于其包括时钟发生装置,该时钟发生装置发生包括第一,第二时钟的多个时钟;时钟控制装置,该时钟控制装置对通过上述时钟发生装置中的时钟发生进行控制,根据通过上述时钟发生装置发生的时钟,发生数据传送控制装置和后级的数据处理装置中的至少一个所采用的系统时钟,上述时钟控制装置在不执行上述时钟发生装置的第一时钟的发生动作之前,实现上述时钟发生装置的第二时钟的发生动作,在判定第二时钟发生动作稳定后,将用于发生系统时钟的时钟,从第一时钟切换到第二时钟。
按照本发明,根据时钟发生装置发生的第一,第二时钟,发生数据传送控制装置内部,或后级的数据处理装置所采用的系统时钟。另外,按照本发明,在不执行时钟发生装置的第一时钟的发生动作之前,实现第二时钟的发生动作。接着,如果判定实现的第二时钟的发生动作保持稳定,则构成系统时钟的发生元的时钟从第一时钟,切换到第二时钟,可根据第二时钟,发生系统时钟,以代替第一时钟。
按照上述方式,在形成系统时钟的发生元的时钟的切换时,可确保从时钟发生装置,稳定地输出第一时钟。另外,形成系统时钟的发生元的时钟可从第二时钟,切换为上述稳定的第一时钟。因此,即使在时钟切换时,仍可将稳定的系统时钟,供给数据传送控制装置内部,或后级的数据处理装置,防止产生误动作等。
另外,如果在时钟切换后,不执行第一时钟的发生动作,则可节省第一时钟的发生动作所消耗的电量,使数据传送控制装置节省电力。
此外,本发明还可这样形成,即上述时钟发生装置包括用于发生第一时钟的第一PLL以及用于发生第二时钟的第二PLL,上述时钟控制装置在不执行上述第一PLL的自由振荡动作之前,实现上述第二PLL的自由振荡动作,在判定上述第二PLL的自由振荡动作稳定后,将用于发生系统时钟的时钟,从第一时钟切换到第二时钟。
按照上述方式,如果可将稳定的系统时钟,供给数据传送控制装置内部,或后级的数据处理装置,并且在时钟的切换后,不执行第一PLL的自由振荡动作,则可节省第一PLL所消耗的电量。
还有,本发明还可这样形成,即上述时钟控制装置在将用于发生系统时钟的时钟,从第一时钟切换到第二时钟时,仅仅在规定期间,将系统时钟设定在第一电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01144842.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:非粘性胶乳制品
- 下一篇:具有模制的应力消除件的电缆总成及其制造方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置