[发明专利]视频信号同步检测方法无效
| 申请号: | 01121921.1 | 申请日: | 2001-06-21 |
| 公开(公告)号: | CN1394074A | 公开(公告)日: | 2003-01-29 |
| 发明(设计)人: | 蔡俊男 | 申请(专利权)人: | 神达电脑股份有限公司 |
| 主分类号: | H04N5/04 | 分类号: | H04N5/04;H04N5/14 |
| 代理公司: | 北京市柳沈律师事务所 | 代理人: | 黄敏 |
| 地址: | 台湾省新竹*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 视频信号 同步 检测 方法 | ||
本发明为一种视频信号同步检测方法,特别是一种可通过总线对视频信号控制芯片进行自动检测的视频信号同步检测方法。
参照图1所示,一显示卡100必须具备显示控制芯片(VideoController)111、显示存储器(Video Memory)112、输出/入装置(BIOS)113、数字模拟转换芯片(RAMDAC)114,并通过总线120连接至CPU,用以接收CPU所送出的待显示数据,并将此待显示数据转换并传送至显示器130显示。
其中,显示控制芯片111为显示卡100的核心所在。由于视窗软件的逐渐盛行,多数软件都已采用图形使用者接口(GUI,Graphics User Interface)的设计方式,然而,由于此种接口设计需要更高的解析度以及更多的颜色来显示,无形中导致数据量的递增,而使得CPU工作负担加重,并造成总线120的堵塞。因此,必须在显示卡100中设计一个专门处理显示数据工作的芯片,亦即显示控制芯片111,用以降低CPU的负担,且由于CPU只下单纯的坐标及颜色指令,其余皆由显示控制片111来完成,不仅减少数据往返总线120的时间,也缩短了数据处理工作的时间,增加显示的效率。
而在显示存储器112方面,其主要目的是作为显示控制芯片111控制数据存取的对象,并可将数据读至数字模拟转换芯片114,以转换为显示器130可接受的模拟信号,由于显示存储器112所需容量与显示器130的解析度与颜色bit数息息相关,因此显示存储器112的良莠影响集成显示速度甚大。
如前所述,显示控制芯片111与显示存储器112为集成显示电气回路中的关键性元件。因此在生产过程中,为了确保集成显示电气回路的功能与品质,必须对显示控制芯片111以及显示存储器112进行检测,以确保在各种视频信号显示模式下,显示控制芯片111以及显示存储器112均能正常运作。然而,虽然在显示存储器112的数据读写状态检测方面,目前已可通过自动化方式进行,但显示控制芯片111的检测技术却仍停留在以人工检视不同视频信号显示模式下所产生的画面干扰与失同步问题。
有鉴于目前显示控制芯片以人工进行检视的粗糙与不便,本发明的主要目的在于提供一种视频信号同步检测方法,可通过总线对显示控置芯片所产生的水平同步信号以及垂直同步信号进行自动检测,以确保显示控制芯片的精确度。一方面可提高产品品质,另一方面可减少劳动人力并降低工资成本。
为达上述目的,本发明揭露一种视频信号同步检测方法,其步骤包括有:
建立一显示模式表,包括各显示模式所对应的一标准水平同步信号时钟数以及一标准垂直同步信号时钟数;
将显示器设定至一模式指标所指的显示模式;
取得显示器的水平同步信号时钟数以及一垂直同步信号时钟数;
比较该标准水平同步信号时钟数以及该水平同步信号时钟数;
在标准水平同步信号时钟数等于水平同步信号时钟数,且标准垂直同步信号时钟数等于垂直同步信号时钟数时,将模式指标指向下一显示模式;以及
在所有显示模式均检测完毕时,结束此视频信号同步检测方法。
有关本发明的详细内容及技术,现结合附图说明如下:
图1,为公知的显示卡的功能方框图;
图2,为本发明的视频信号同步检测方法的主控逻辑流程图;
图3,为本发明的视频信号同步检测方法的显示模式表示意图;
图4,为本发明的视频信号同步检测方法的计数方框图;及
图5,为本发明的视频信号同步检测方法的细部流程图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于神达电脑股份有限公司,未经神达电脑股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01121921.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:法尼焦磷酸合酶蛋白质、核酸及其启动子区域
- 下一篇:通信控制装置及方法





