[发明专利]一种新型数字量输出电路无效

专利信息
申请号: 01110383.3 申请日: 2001-04-10
公开(公告)号: CN1324087A 公开(公告)日: 2001-11-28
发明(设计)人: 史洪源;王元一;高保卫 申请(专利权)人: 北京和利时系统工程股份有限公司
主分类号: H01H47/22 分类号: H01H47/22;H01H47/32;H02H7/22;H03K17/72;H03K17/94
代理公司: 建设部专利代理事务所 代理人: 李正清
地址: 100096 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 新型 数字 输出 电路
【说明书】:

发明属于数字量输出领域,尤其是一种新型数字量输出电路。

目前,常用的数字量输出电路,都只包括驱动和光电可控硅电路,没有设置检测电路和混线保护电路,因此电路本身不具备通道自检功能,当通道有故障时,易造成设备的误动和拒动,而且不具备混线保护功能,容易造成设备的误动。

本发明的目的是提供一种具有消除控制设备的误动和拒动,而且具有混线保护功能的数字量输出电路。

本发明的技术方案是:一种新型数字量输出电路,包括一路驱动和光电可控硅芯片串接电路,其特征是:(1)在所述电路的基础上增加了一路检测电路(A1),检测电路由输入和输入检测芯片串接组成,检测电路的输入检测芯片与光电可控硅芯片的输入端相连接;(2)还增加了两条输入端相连接的驱动和光电可控硅串接电路(A2、A3),其中一条电路的输入端还连接了一条检测电路(A4),该电路由输入和输入检测芯片串接组成;(3)所述电路均采用交流电源供电。

所述检测电路(A1)由输入端口和检测电路芯片U1及两个电阻R1、R6组成,芯片U1的管脚8通过电阻R1连接直流电源,管脚7接地,管脚2通过电阻R6接交流电源JF,管脚3、4、5、6空置,管脚1接A5的输出端口;输入检测电路(A4)由输入端口和检测电路芯片U2及电阻R4、R5组成,芯片U2的管脚8通过电阻R5连接直流电源,管脚7接地,管脚2接电路A4的输出端,管脚3、4、5、6空置,管脚1通过电阻R4接电路A3管脚4;驱动和光电可控硅电路(A2)由输出端口、电阻R7和芯片K2组成,K2的管脚1接直流电源,管脚2通过电阻R7接输出端口,管脚3、6空置,管脚5接交流电源JZ;驱动和光电可控硅电路(A3)由输出端口、输入端口、电阻R3和芯片K1组成,K1的管脚1接直流电源,管脚2通过电阻R3接输出端口,管脚3、6空置,管脚4接交流电源JF,管脚5接输入端口。

本发明的技术效果是:由于电路采用双断法,确保了安全继电器线包的任一端因以外搭接现场电源的情况下不能吸合,因此,具有混线保护功能;另外,由于采用交流电源供电,即使安全继电器线包输出两端意外搭接交流电,都不会造成设备的误动作;由于电路增加了检测电路,具有检测功能,能够及时发现故障,便于维修。

下面结合附图和实施例对本发明作进一步的说明。

图1是本发明电路结构框图;

图2是图1的具体电路结构示意图。

图1中,一种新型数字量输出电路,包括一路驱动电路和光电可控硅电路串联形成的电路A5,在A5电路基础上增加了四条电路,即两条输入和输入检测串接电路A1和A4,两条驱动电路和光电可控硅电路串接电路A2和A3,A2和A3光电可控硅电路的输入端相连接,其中A1的输入检测端连接在电路A5的输出端,A4的输入检测端连接在电路A3中光电可控硅电路的输入端,电路A1、A2、A3、A4、A5均采用交流JZ39、JF39供电,电路A5的光电可控硅电路接交流电源JZ39,电路A4的输入检测电路和电路A3的光电可控硅电路接交流电源JF39,电路A2的光电可控硅电路接交流电源JZ39。1为控制设备的安全继电器线包。

图2中,电路A1由输入端口READ+和检测电路芯片U1及两个电阻R1、R6组成,芯片U1的管脚8通过电阻R1连接+5V直流电源,管脚7接地,管脚2通过电阻R6接交流电源JF,管脚3、4、5、6空置,管脚1接A5的输出端口CHANNEL+;电路A4由输入端口READ-和检测电路芯片U2及电阻R4、R5组成,芯片U2的管脚8通过电阻R5连接+5V的直流电源,管脚7接地,管脚2接电路A3的输出端CHANNEL-,管脚3、4、5、6空置,管脚1通过电阻R4接电路A2管脚4;电路A2由输出端口POWER、电阻R7和芯片K2维成,K2的管脚1接直流电源VCC,管脚2通过电阻R7接输出端口POWER,管脚3、6空置,管脚5接交流电源JZ;电路A3由输出端口OUTPUT-、输入端口CHANNEL-、电阻R3和芯片K1组成,K1的管脚1接直流电源VCC,管脚2通过电阻R3接输出端口OUTPUT-,管脚3、6空置,管脚4接交流电源JF,管脚5接输入端口CHANNEL-;电路A5由输出端口OUTPUT+、输入端口CHANNEL+、电阻R2和芯片K3组成,K3的管脚1接直流电源VCC,管脚2通过电阻R2接输出端口OUTPUT+,管脚3、6空置,管脚5接交流电源JZ,管脚4接输入端口CHANNEL+。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京和利时系统工程股份有限公司,未经北京和利时系统工程股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/01110383.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top