[发明专利]CPU超频方法以及系统无效
申请号: | 01102309.0 | 申请日: | 2001-01-31 |
公开(公告)号: | CN1368684A | 公开(公告)日: | 2002-09-11 |
发明(设计)人: | 刘永福 | 申请(专利权)人: | 伟格科技股份有限公司 |
主分类号: | G06F13/10 | 分类号: | G06F13/10 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 程伟 |
地址: | 中国*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | cpu 超频 方法 以及 系统 | ||
本发明是有关于一种CPU超频方法以及系统,更详而言之,是有关于BIOS ROM中内建有CPU超频程序,因此利用该CPU超频程序执行后,即能自动取得提供系统稳定运作的最高的CPU频率值。
由于个人电脑的快速发展,使用者不难发现中央处理单元(CentralProcessor Unit,以下简称为CPU)的运算速度以及功能日益提高,例如以300MHz的CPU而言,其推出不到半年,即推出500MHz、600MHz的CPU,甚至更高速的CPU上市,然而,其间的价差却具有50%至80%的差额,在此情况下,于是有超频(以下简称为Overclock)的作法出现,是以较低速的CPU,调高其主频(Front Side Bus,以下简称为FSB),即可达成高速CPU的效能。
利用调高CPU的FSB或CPU内部倍频(Multiplier)的方法一般统称为超频,对于自行组装(DIY)的PC市场尤为推崇;另一方面,主机板设计上的优异与否亦取决于超频能力的可行性。
日前所谓超频,一般是指调整CPU内部倍频,但INTEL为防止超频以及伪造(remark)规格,因此将此倍频线路直接在CPU内部锁死,以杜绝超频以及伪造风气,但由于CPU价格差距颇大,超频风气仍未减少。甚至因为无法超倍频的情况下,现改由超FSB,使超频辐度更大为提升,例如原来Celeron 300A的设定是66MHz(FSB)*4.5(倍频),因倍频被锁死,因此更改FSB为100MHz,在此情况下,Celeron 300A超频后,立刻升为450MHz,即100MHz*4.5。
一般传统超频方式是一步一步地调高CPU的FSB,直到调出最高的FSB值,其优点在于能降低成本,虽然调出最高的FSB值,然而这种超频作法,却不能肯定这是最稳定的FSB值,而以该FSB值进行运作时将会导致系统不稳定,并且在系统运作一段时间后即可能发生问题。使用者往往不甚明了要如何超频才会使系统运作稳定的情况下,因而造成许多问题而不自知,例如,除了使系统死机、软硬件皆不相容外,严重时甚至会损毁零件以及破坏硬盘资料。
所以如何以一种CPU超频方法以及系统,让运作中的系统达到稳定的超频状态,乃是待解决的问题。
鉴于以上所述现有技术的缺点,本发明的主要目的在于提供一种CPU超频方法以及系统,于CPU超频处理的过程中,会自动加入系统稳定性的测试,以确保该FSB频率值适用于CPU与外围装置运作,使系统运作在超频状态下,亦能稳定地工作。
本发明的另一目的在于提供一种CPU超频方法以及系统,于用以储存基本输入/输出系统(Basic Input/Output System,BIOS)的ROM中内建一超频程序,因而无需针对不同的作业系统撰写出专门的应用程序以及驱动程序,因而减少使用者的困难,并且利用键盘输入后,即让使用者简便地完成CPU超频操作。
本发明的目的可以通过以下措施来达到:
一种CPU超频方法,其是应用于具CPU、BIOS ROM、CMOS RAM、外围装置控制模块以及时钟产生模块所组成的系统下,其包含以下程序:
(1)使用者进入系统中的BIOS设定画面;
(2)使用者执行组态设定,进入CPU超频处理画面;
(3)CPU对时钟产生模块进行初始化;
(4)取得CPU初始的FSB频率值;
(5)取得使系统稳定运作的CPU的最高FSB频率值,并将其储存于CMOS RAM内;
(6)将储存在CMOS RAM内的FSB频率值写入时钟产生模块中;以及
(7)系统自动重新启动,并以该FSB频率值以及一般程序正常开机,即结束CPU超频处理程序。
一种CPU超频系统,其包括:
CPU;
外围装置控制模块,用以提供CPU控制外围装置的运作;
设定模块,其与该外围装置控制模块连接并具有用以储存对外围装置预设运作组态的组态设定程序与对CPU执行超频的超频程序的BIOSROM,及用以储存执行该组态设定程序后所得的外围装置组态设定资料与执行CPU超频程序后所得的最新FSB频率值的CMOS RAM;
存贮器模块,用以储存CPU所执行的各个操控程序及储存执行该操控程序所执行后所产生的资料;以及
时钟产生模块,用以产生多种时序,以提供系统中不同零件或其外围装置所需的运作时序,使CPU与外围装置间的运作能相互配合。
本发明相比现有技术具有如下优点:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于伟格科技股份有限公司,未经伟格科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01102309.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电脑主机安全机制的方法及架构
- 下一篇:按键装置