[发明专利]垂直相位解调电路无效
| 申请号: | 00104814.7 | 申请日: | 2000-03-27 | 
| 公开(公告)号: | CN1269670A | 公开(公告)日: | 2000-10-11 | 
| 发明(设计)人: | 吉江一明 | 申请(专利权)人: | 三洋电机株式会社 | 
| 主分类号: | H04N7/015 | 分类号: | H04N7/015 | 
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 姜郛厚,叶恺东 | 
| 地址: | 日本*** | 国省代码: | 暂无信息 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 垂直 相位 解调 电路 | ||
1.一种垂直相位解调电路,解调有垂直关系的两个基带,该电路包括:
根据数字调制信号准同步检波基带的准同步检波器,
将所述基带进行数字转换的AD转换器,
将该AD转换器的输出数据与偏差检测信号相加的加法器,和
生成与所述基带同步的时钟的PLL,
其特征在于,所述PLL根据基带信号与同步信号的相位关系输出偏差检测信号,用所述加法器消除偏差。
2.如权利要求1所述的垂直相位解调电路,其特征在于,所述PLL相位比较器在所述时钟上升时检测基带的电平,输出该电平作为偏差检测信号。
3.如权利要求1所述的垂直相位解调电路,其特征在于,所述PLL包括检测锁定的锁定检测电路,和根据所述锁定检测电路的输出使偏差检测信号导通的门电路。
4.如权利要求1所述的垂直相位解调电路,其特征在于,配有将偏差检测信号平坦化并使其延迟的LPF。
5.如权利要求1所述的垂直相位解调电路,其特征在于,所述PLL兼用作再生与包含在基带中的位时钟同步的时钟的时钟再生电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三洋电机株式会社,未经三洋电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00104814.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:彩色变色指示剂及其生产方法
- 下一篇:芯片零件的安装结构及其安装方法





