[发明专利]总线高频信号的时序检测电路及方法无效

专利信息
申请号: 99125116.4 申请日: 1999-11-25
公开(公告)号: CN1141645C 公开(公告)日: 2004-03-10
发明(设计)人: 蔡俊男 申请(专利权)人: 神达电脑股份有限公司
主分类号: G06F11/00 分类号: G06F11/00
代理公司: 永新专利商标代理有限公司 代理人: 徐娴
地址: 中国*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种总线高频信号的时序检测电路及方法,本电路包括依次连接的数个延迟电路、数个取样与保持电路、数个模拟/数字转换器、数个锁存器、数个存储器缓冲器;存储器缓冲器分别连接总线接口;一存储器控制逻辑电路,分别连接存储器缓冲器及总线接口。本方法的步骤:目标信号经过延迟电路、取样与保持、模拟/数字转换、锁存器之后,存入存储器缓冲器内,并将数据存入电脑内,最后判断逻辑状态信号是否符合目标总线的时序规格。本发明可以提高检测效率。
搜索关键词: 总线 高频 信号 时序 检测 电路 方法
【主权项】:
1.一种总线高频信号的时序检测电路,其特征在于,包括:数个具有不同延迟时间单位的延迟电路,分别连接目标总线,用于对该目标信号进行不同时间单位的延迟处理并分别输出延迟的信号;数个取样与保持电路,一对一连接到该延迟电路,用于将对应的延迟电路所输出的延迟信号进行取样与保持处理;数个模拟至数字转换器,一对一连接取样与保持电路,用于将对应的取样与保持电路所输出的模拟信号转换成数字信号;数个锁存器,一对一连接模拟至数字转换器,用于将对应的模拟至数字转换器所输出的数字信号予以锁存处理;数个存储器缓冲器,一对一连接锁存器,并分别连接系统总线接口,用于将对应的锁存器所锁存的信号予以储存;一存储器控制逻辑电路,分别连接存储器缓冲器及系统总线接口,用于控制将该锁存器所输出的数据载入到存储器缓冲器中,且当检测到该存储器缓冲器中的数据量达到一预定的数据量时,即停止存入数据到该存储器缓冲器中,并通过一总线界面送出一中断要求信号到主电脑的中央处理器,再由该主电脑检验该目标总线的目标信号是否符合于总线的预定时序规格。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于神达电脑股份有限公司,未经神达电脑股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/99125116.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top