[发明专利]半导体存储装置和使用了该半导体存储装置的电子设备无效
| 申请号: | 96122424.X | 申请日: | 1996-10-14 |
| 公开(公告)号: | CN1107320C | 公开(公告)日: | 2003-04-30 |
| 发明(设计)人: | 友广靖彦;熊谷敬 | 申请(专利权)人: | 精工爱普生株式会社 |
| 主分类号: | G11C11/413 | 分类号: | G11C11/413 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 杜日新 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种主字线和位线短路也无短路电流的半导体存储装置。具有多个含有多列的位线对、子字线和正规存储单元的阵列块。还有配设为遍及多个正规存储单元阵列块上的主字线。根据子行地址信号选择一条主字线的主行选择译码器、选择从属于主字线的一条子字线的子行选择译码器。位线对的预充电电路。其中,主行选择译码器具有把低电平激活化的主字线用与已充电的位线相等的电位设定为非激活的第1设定电路。而子行选择译码器具有在主字线为高电平时把子字线变成为非激活的第2设定电路。 | ||
| 搜索关键词: | 半导体 存储 装置 使用 电子设备 | ||
【主权项】:
1、一种半导体存储装置,具有多个存储单元阵列块,它含有多列的位线对、N×n行的子字线、配设于上述多列的位线对与上述N×n行的子字线的各个交叉部分上的多个正规存储单元、且把上述子字线在行方向上分割成多个块而构成;冗余存储单元阵列块,它们分别被配置于上述每一正规存储单元阵列块上并含有可代替上述正规存储单元阵列块的不良存储单元的冗余存储单元;N行的主字线,这是遍及多个上述正规存储阵列块及上述冗余存储单元阵列块上且设有N条的主字线、采用使其中任何一条上述主字线变成激活的办法,就可以选择从属于该一条主字线的n条的上述子字线;主行选择单元,它为多个上述正规存储单元阵列块所共用,并根据主行地址信号选择一条上述主字线;块选择单元,分别设于每一上述正规存储单元阵列块上,并根据块地址信号选择一个上述正规存储单元阵列块,把对已选中的一个上述正规存储单元阵列块内的上述子字线进行选择的子行地址信号进行输出,其特征是还包括:子行选择单元,分别设于每一上述正规存储单元阵列块上,并从根据上述主行地址信号所选中的一条上述主字线所从属的n条上述子字线中,根据上述子行地址信号选择一条上述子字线;和预充电单元,用于对上述多列的一对位线进行预充电,上述主行选择单元用低电位把一条上述主字线设定为激活以选择该一条上述主字线,并用与已充电的上述多列的位线对的电位大体上相等的高电位把其他的上述主字线设定为非激活,上述主行选择单元具有第1设定装置,它用低电平电位把一条上述主字线设定为激活以选择该一条上述主字线,并用与已充电的上述多列的位线对的电位大体上相等的高电位把其他的上述主字线设定为非激活;上述子行选择单元具有N个第2设定装置,被配设于一条上述主字线与一条上述子字线之间,当上述一条主字线为高电平电位时,使从属于上述主字线的上述n条子字线变成为非激活;N个的上述第2设定装置具有:至少一个反相器件,它输入上述一条主字线的信号并输出该信号的反相信号;n个开关装置,用于在上述反相器件的输出为低电平电位时,使上述一条子字线变为非激活。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/96122424.X/,转载请声明来源钻瓜专利网。





