[发明专利]一种用于提高计时精度的计数电路无效
| 申请号: | 96120587.3 | 申请日: | 1996-11-18 |
| 公开(公告)号: | CN1060897C | 公开(公告)日: | 2001-01-17 |
| 发明(设计)人: | 张葭;张晶 | 申请(专利权)人: | 张葭;张晶 |
| 主分类号: | H03K23/00 | 分类号: | H03K23/00 |
| 代理公司: | 航空航天工业部航空专利事务所 | 代理人: | 李斌 |
| 地址: | 100088 北京*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种用以提高计时精度的计数电路,该电路用一个由多个1位计数器、一个多位计数器和一个编码逻辑组成的多路并行计数电路,对一多相时钟脉冲系计数,使计时精度大幅度地提高。该并行计数电路有电路简单,易于集成的优点,可以应用到各种时间测量电路中。在含有使用计数器对时基计数的模数转换电路中使用该电路,可以大幅度地提高模数转换的速度或模数转换的分辨率。$#! | ||
| 搜索关键词: | 一种 用于 提高 计时 精度 计数 电路 | ||
【主权项】:
1.一种用于提高计时精度的计数电路,其特征在于:使用一个M路m+n位r进制并行计数电路对一M相时钟脉冲系进行并行计数,此处,M、m和r均为大于1的正整数、n为正整数,r为任一进制的模,m+n为输出计数结果的位数:m个低位,n个高位,并且M=rm;该M路m+n位r进制并行计数电路,由M-1个1位计数器,一个n位r进制计数器和一个编码逻辑电路组成,其中编码逻辑给出计数结果的低m位r进制码,n位r进制计数器给出计数结果的高n位r进制码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于张葭;张晶,未经张葭;张晶许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/96120587.3/,转载请声明来源钻瓜专利网。
- 上一篇:棉花壮苗素
- 下一篇:癌症治疗丸及其制作工艺





