[发明专利]一种应用于神经元的全数字仿生电路及系统有效

专利信息
申请号: 201910986671.2 申请日: 2019-10-15
公开(公告)号: CN110794673B 公开(公告)日: 2021-06-22
发明(设计)人: 吕艺;陈后鹏;王倩;李喜;雷宇;郭家树;解晨晨;宋志棠 申请(专利权)人: 中国科学院上海微系统与信息技术研究所
主分类号: G05B13/04 分类号: G05B13/04
代理公司: 广州三环专利商标代理有限公司 44202 代理人: 郝传鑫;贾允
地址: 200050 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请实施例所公开的一种应用于神经元的全数字仿生电路及系统,其中,电路包括神经元输入模块、时钟选择模块、计数模块、置零延时模块和神经元输出模块,计数模块具有脉冲信号输入端、时钟信号输入端、清零端和计数信号输出端,神经元输入模块与脉冲信号输入端连接,时钟选择模块与时钟信号输入端连接,置零延时模块与清零端连接,神经元输出模块与计数信号输出端连接。基于本申请实施例,能够在神经网络中动态地进行神经元信号的向上或者向下计数,并且通过置零延时模块能够对置零信号和计数信号进行展宽,模拟神经元的不应期,使得计数模块中的数据清零。该仿生电路采用全数字设计,不仅能够简化电路的复杂程度,而且能够减少电路的功耗,便于实现大规模电路集成。
搜索关键词: 一种 应用于 神经元 数字 仿生 电路 系统
【主权项】:
1.一种应用于神经元的全数字仿生电路,其特征在于,包括:神经元输入模块、时钟选择模块、计数模块、置零延时模块和神经元输出模块;/n所述计数模块具有脉冲信号输入端、时钟信号输入端、清零端和计数信号输出端;/n所述神经元输入模块与所述脉冲信号输入端连接;/n所述时钟选择模块与所述时钟信号输入端连接;/n所述置零延时模块与所述清零端连接;/n所述神经元输出模块与所述计数信号输出端连接。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海微系统与信息技术研究所,未经中国科学院上海微系统与信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910986671.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top