[发明专利]基于VPX总线的存储板及热插拔方法有效

专利信息
申请号: 201910938200.4 申请日: 2019-09-30
公开(公告)号: CN110674072B 公开(公告)日: 2020-11-03
发明(设计)人: 肖瑾;赵承韬;胡晓光;王聿正 申请(专利权)人: 北京航空航天大学
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 100191*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于高速VPX存储板的热插拔方法,其中包括:一种对高速VPX存储板的设计结构以及在此硬件框架下实现的热插拔方法。该方法的技术要点为:利用总线隔离模块将数据信号线进行隔离,避开了VPX总线不具有热插拔的物理基础以及不支持热插拔的弊端,实现了热插拔时电源线和数据信号线断开与接入时的安全时序。解决了VPX总线不支持热插拔的问题,具有稳定可靠的热插拔效果。
搜索关键词: 基于 vpx 总线 存储 热插拔 方法
【主权项】:
1.一种基于VPX总线且具有热插拔能力的VPX存储板,其特征在于,该存储板可与符合VPX标准的背板互联,并利用所述背板实现与其余板卡的数据通讯和数据存储;所述存储板包括:控制模块、热插拔管理模块、检测模块、存储模块、隔离模块,控制模块作为整块存储板卡的控制核心,实现对各个子模块和状态转换的控制;热插拔管理模块负责在电气上保护整块板卡,抑制在热插拔时出现的尖峰电流冲激,同时完成电压转换并分配各个模块的供能电流;检测模块用于检测输入端口处的电压和电流,只有当电流电压均处于平稳状态后,才允许信号线的通讯;存储模块用于存储来自CPU板卡的数据;隔离模块用于隔离FPGA和背板之间的信号线,只有接收到来自检测模块的使能信号后,才接通FPGA和背板之间的信号线,允许存储板和CPU板卡通讯,各模块互连关系为:热插拔管理模块和各个模块之间均通过电源线进行连接;检测模块和总线隔离模块连接,发送使能信号;控制模块连接存储模块和总线隔离模块,实现数据的读写。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910938200.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top