[发明专利]多核微处理器及其重新配置方法、计算机可读存储介质有效
申请号: | 201910324033.4 | 申请日: | 2014-08-28 |
公开(公告)号: | CN110046126B | 公开(公告)日: | 2021-05-07 |
发明(设计)人: | G·葛兰·亨利;泰瑞·派克斯;达魯斯·D·嘉斯金斯 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F15/177 | 分类号: | G06F15/177 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 中国台湾新北*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种多核微处理器及其重新配置方法、计算机可读存储介质。微处理器包括多个处理核及一被配置为指示每一处理核是否可启用或停用的配置暂存器。上述多个处理核中每一可启用的处理核被配置为读取在一第一实例中的配置暂存器以决定上述多个处理核中何者可启用或停用,以及基于在第一实例中配置暂存器的读取产生一各自的配置相关值。配置暂存器被更新以指示多个处理核中一先前可启用的处理核被停用。上述多个处理核中每一可启用的处理核被配置为读取在一第二实例中的配置暂存器以决定多个处理核中何者可启用或停用以及基于配置暂存器在第二实例中的读取产生各自的配置相关值。本发明具有更少的功率消耗。 | ||
搜索关键词: | 多核 微处理器 及其 重新 配置 方法 计算机 可读 存储 介质 | ||
【主权项】:
1.一种微处理器,其特征在于,包括:多个处理核;以及具有多个暂存器的控制单元,上述多个暂存器包括核同步暂存器和配置暂存器,上述控制单元用于控制上述多个处理核的睡眠状态,其中针对上述多个处理核中任一被启用的处理核的停用指令使得各个非上述停用指令所针对的处理核:中断并接收上述停用指令所针对的处理核所发送的配置信息,进入第一睡眠状态,且保持上述第一睡眠状态直到其它处理核进入上述第一睡眠状态为止;在上述其它处理核已进入上述第一睡眠状态之后唤醒,进入第二睡眠状态,且保持上述第二睡眠状态直到其它处理核进入上述第二睡眠状态为止;以及在上述其它处理核已进入上述第二睡眠状态之后唤醒并读取上述停用指令所针对的处理核更新后的配置暂存器,以确定上述多个处理核中何者被启用或停用,其中,上述控制单元将时脉信号以及电源信号输出至每个上述多个处理核,而且上述控制单元通过选择性地开启或关闭相应的时脉信号来控制处理核的睡眠状态,上述控制单元还通过选择性地开启或关闭电源信号来控制每个上述多个处理核的核电源,而且上述控制单元使用上述核同步暂存器中的值来控制相应处理核的睡眠状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910324033.4/,转载请声明来源钻瓜专利网。