[发明专利]基于FPGA的宽带电力线载波通信Turbo编码方法在审
| 申请号: | 201910256589.4 | 申请日: | 2019-04-01 |
| 公开(公告)号: | CN110474649A | 公开(公告)日: | 2019-11-19 |
| 发明(设计)人: | 王国蕊;李年鑫 | 申请(专利权)人: | 西安电子科技大学 |
| 主分类号: | H03M13/29 | 分类号: | H03M13/29;H04B3/54 |
| 代理公司: | 41173 郑州芝麻知识产权代理事务所(普通合伙) | 代理人: | 董晓勇<国际申请>=<国际公布>=<进入 |
| 地址: | 710071*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明属于电力线通信领域,公开了一种基于FPGA的电力线载波通信Turbo编码方法。本发明提出的Turbo编码方法以双比特信息为单位进行编码,继承了双二元Turbo编码的优点,具有较高的编码效率和较低的译码时延。除此之外,该Turbo编码方法所采用的并行级联分量编码器对输入信息比特进行两次编码。经过第一次预编码,得到一个编码末状态,通过该状态计算得到第二次编码,即正式编码的初始状态。使用该初始状态的好处在于,不需要加尾比特处理,正式编码后寄存器的状态就能回归到编码前,从而使整个编码过程易于控制。由此可见,本发明提出的Turbo编码方法性能更优。 | ||
| 搜索关键词: | 电力线载波通信 电力线通信 分量编码器 双比特信息 比特处理 编码过程 编码效率 并行级联 输入信息 译码时延 状态计算 寄存器 次预 回归 继承 | ||
【主权项】:
1.一种基于FPGA的宽带电力线载波通信Turbo编码方法,该Turbo编码方法以双比特信息为单位,进行编码,其特征在于,还包括以下步骤:/nS1:接收来自上层的单比特串行数据流,通过串并转换,输出两路并行传输的数据流,称为信息码;/nS2:对并行的两路数据流做交织处理,以降低序列之间的相关性;/nS3:对原并行数据流和交织后的数据流进行预编码;/nS4:预编码结束后,重新对原并行的数据流和交织后的数据流进行第二次编码,输出两路校验码;/nS5:对输出的两路校验码做删余处理;/nS6:对删余处理后的校验码和原并行数据流,即信息码进行排列,经过串并转换处理,输出一路信息码,一路校验码。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910256589.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种低复杂度的串行抵消列表比特翻转译码方法
- 下一篇:信号传输系统及方法
- 同类专利
- 专利分类





