[发明专利]一种基于FPGA的多任务处理系统及方法有效
申请号: | 201910251092.3 | 申请日: | 2019-03-29 |
公开(公告)号: | CN110083461B | 公开(公告)日: | 2021-09-24 |
发明(设计)人: | 苏庆会;吴世勇;王斌;李银龙;杨光;余军;武元杰;王凯霖;徐诺 | 申请(专利权)人: | 郑州信大捷安信息技术股份有限公司 |
主分类号: | G06F9/54 | 分类号: | G06F9/54;G06F9/50;G06F13/28 |
代理公司: | 郑州德勤知识产权代理有限公司 41128 | 代理人: | 黄红梅;黄军委 |
地址: | 450000 河南省*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种基于FPGA的多任务处理系统及方法,所述系统包括:FPGA芯片、主机和PCIE接口,PCIE接口连接FPGA芯片和主机,并在FPGA芯片与主机之间构建多个虚拟通道;FPGA芯片包括:DMA模块、通道任务分配器、任务处理器及通道任务收集器;DMA模块通过多个虚拟通道与主机进行数据交换,并对不同虚拟通道读/写请求按照预定的优先级关系进行控制;通道任务分配器用于接收各个虚拟通道的数据包并将其分配给任务处理器;任务处理器用于处理各虚拟通道中的数据包;通道任务收集器用于收集任务处理器处理过的数据包并将其按照预定的规则分配至对应的虚拟通道。本发明通过构建多个虚拟通道能够有效提高数据传输效率,同时,解决了传统单通道易出现数据拥塞的问题。 | ||
搜索关键词: | 一种 基于 fpga 任务 处理 系统 方法 | ||
【主权项】:
1.一种基于FPGA的多任务处理系统,其特征在于,包括:FPGA芯片、主机和PCIE接口,所述PCIE接口连接FPGA芯片和主机,并在FPGA芯片与主机之间构建多个虚拟通道;所述FPGA芯片,包括:DMA模块、通道任务分配器、任务处理器及通道任务收集器;所述DMA模块,通过多个虚拟通道与所述主机进行数据交换,并对不同虚拟通道读/写请求按照预定的优先级关系进行控制;所述通道任务分配器,用于接收各个虚拟通道的数据包并将其分配给任务处理器;所述任务处理器,包括多个处理单元,多个处理单元分别接收由所述通道任务分配器分配得到的数据包并进行处理;所述通道任务收集器,用于收集任务处理器处理过的数据包并将其按照预定的规则分配至对应的虚拟通道。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州信大捷安信息技术股份有限公司,未经郑州信大捷安信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910251092.3/,转载请声明来源钻瓜专利网。