[发明专利]一种保证持久性内存中数据崩溃一致性的方法及系统有效
| 申请号: | 201910232754.2 | 申请日: | 2019-03-26 |
| 公开(公告)号: | CN110018790B | 公开(公告)日: | 2020-05-19 |
| 发明(设计)人: | 童薇;冯丹;刘景宁;魏学亮;唐凯 | 申请(专利权)人: | 华中科技大学 |
| 主分类号: | G06F3/06 | 分类号: | G06F3/06 |
| 代理公司: | 华中科技大学专利中心 42201 | 代理人: | 曹葆青;李智 |
| 地址: | 430074 湖北*** | 国省代码: | 湖北;42 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: |
本发明公开了一种保证持久性内存中数据崩溃一致性的方法及系统,属于计算机存储领域,包括:将系统运行过程划分为多个连续的包含执行阶段和检查点阶段的运行周期;在当前运行周期R |
||
| 搜索关键词: | 一种 保证 持久性 内存 数据 崩溃 一致性 方法 系统 | ||
【主权项】:
1.一种保证持久性内存中数据崩溃一致性的方法,其特征在于,包括:(S1)将系统运行过程划分为多个连续的运行周期,并将每一个运行周期划分为执行阶段和检查点阶段;(S2)在当前运行周期Ri内,对于每一个处理器核心Cj,在所述运行周期Ri的执行阶段Ei,根据所述处理器核心Cj在所述运行周期Ri内的执行策略Sij执行工作负载直至所述执行阶段Ei结束,将在所述执行阶段Ei内被更新过的数据标记为工作副本;(S3)在所述运行周期Ri的检查点阶段Pi,将所述处理器核心Cj的执行状态和易失性高速缓存中的工作副本分别写入持久性内存和非易失性高速缓存中后,将所述非易失性高速缓存和所述持久性内存中的工作副本均标记为检查点数据,并根据所述执行阶段Ei内由所述处理器核心Cj所执行的工作负载的特点,确定所述处理器核心Cj在下一运行周期内的执行策略,从而创建一个新的检查点;(S4)系统在当前运行周期的运行结束,转入步骤(S2)以开始下一运行周期的运行;其中,所述执行策略为懒惰写回策略或选择映射策略,所述懒惰写回策略不允许工作副本在执行阶段被写入所述持久性内存,所述选择映射策略允许工作副本在执行阶段被写入所述持久性内存。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910232754.2/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





