[发明专利]一种数据采集卡有效
申请号: | 201910157062.6 | 申请日: | 2019-03-01 |
公开(公告)号: | CN110048718B | 公开(公告)日: | 2023-08-04 |
发明(设计)人: | 郭瑞民;崔文超;王德发;董贺伟 | 申请(专利权)人: | 中国计量科学研究院 |
主分类号: | H03M1/12 | 分类号: | H03M1/12;G06F15/02 |
代理公司: | 北京润泽恒知识产权代理有限公司 11319 | 代理人: | 莎日娜 |
地址: | 100013 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开提供了一种数据采集卡,包括:第一高速A/D转化电路、第二高速A/D转化电路以及FPGA电路,所述FPGA电路包括AD读取模块和控制模块;所述第一高速A/D转化电路和所述第二高速A/D转化电路分别工作在两列频率均为f但相位相反的时钟信号下,所述AD读取模块工作在频率为2f的时钟信号下。当所述控制模块接收到PC端发送的采集数据的指令时,控制所述AD读取模块在所述频率为2f的时钟信号的每个上升沿到来时交替读取所述第一高速A/D转化电路和所述第二高速A/D转化电路输出的数据。本公开用两片低成本且采样频率低于2f的模数转换芯片代替一片高成本且采样频率为2f的模数转换芯片,能在成本适中的情况下保证数据采集装置的较高的采样频率。 | ||
搜索关键词: | 一种 数据 采集 | ||
【主权项】:
1.一种数据采集卡,其特征在于,包括:第一高速A/D转化电路、第二高速A/D转化电路以及FPGA电路,所述FPGA电路包括AD读取模块和控制模块;所述AD读取模块与所述第一高速A/D转化电路和所述第二高速A/D转化电路分别通信连接,所述控制模块与所述AD读取模块通信连接;所述第一高速A/D转化电路工作在频率为f的第一时钟信号下,用于将采集的模拟信号转换为第一数字信号;所述第二高速A/D转化电路工作在频率为f的第二时钟信号下,用于将采集的模拟信号转换为第二数字信号,所述第二时钟信号与所述第一时钟信号的相位相反;所述AD读取模块工作在频率为2f的第三时钟信号下,当所述控制模块接收到PC端发送的采集数据的指令时,控制所述AD读取模块在所述第三时钟信号的每个上升沿到来时交替读取所述第一数字信号和所述第二数字信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国计量科学研究院,未经中国计量科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910157062.6/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置