[发明专利]PBCH加扰设计有效
申请号: | 201880058363.7 | 申请日: | 2018-09-05 |
公开(公告)号: | CN111066365B | 公开(公告)日: | 2023-06-30 |
发明(设计)人: | H·D·李;骆涛 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H04W72/044 | 分类号: | H04W72/044;H04J13/10;H04J13/16;H04L25/03;H04W56/00;H04W48/10 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 张扬 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 描述了用于无线通信的方法、系统和设备。基站可以生成用于在对PBCH进行加扰时使用的序列。然后,基站可以基于SS块组中的SS块的数量来将该序列划分成子序列。然后,基站可以将该序列的每个子序列作为加扰码应用于与SS块组内的不同SS块的PBCH相关联的比特,并且发送利用子序列中的一个子序列加扰的至少一个SS块。用户设备可以基于该序列来对PBCH进行解码。 | ||
搜索关键词: | pbch 设计 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201880058363.7/,转载请声明来源钻瓜专利网。