[实用新型]大数据运算加速系统和芯片有效
申请号: | 201821768336.2 | 申请日: | 2018-10-30 |
公开(公告)号: | CN209784995U | 公开(公告)日: | 2019-12-13 |
发明(设计)人: | 桂文明 | 申请(专利权)人: | 北京比特大陆科技有限公司 |
主分类号: | G06F15/16 | 分类号: | G06F15/16 |
代理公司: | 11205 北京同立钧成知识产权代理有限公司 | 代理人: | 张子青;刘芳 |
地址: | 100192 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型实施例提供一种大数据运算加速系统和芯片,通过在芯片中设置多个内核core,每个内核core执行运算和存储控制功能,并且在芯片外部给每个内核core连接至少一个存储单元。采用本实用新型的技术方案,使得每个内核通过读取自己连接的存储单元和其他内核连接的存储单元,达到每个内核可以具有大容量内存的技术效果,减少了数据从外部存储空间中搬入或者搬出内存的次数,加快了数据的处理速度;同时,由于多个内核可以分别独立运算或者协同运算,这样也加快了数据的处理速度。 | ||
搜索关键词: | 内核 运算 存储单元 本实用新型 芯片 存储控制功能 读取 大容量内存 技术效果 加速系统 外部存储 大数据 搬出 搬入 内存 协同 外部 | ||
【主权项】:
1.一种大数据运算加速系统,其特征在于,包括两个以上运算芯片和两个以上存储单元,其中:/n所述运算芯片包括至少一个第一数据接口(130)、两个以上第二数据接口(150、151、152、153)、至少两个内核core(110、111、112、113)、路由单元(230);所述至少一个第一数据接口(130)和两个以上第二数据接口(150、151、152、153)分别与所述路由单元相连,所述路由单元与所述至少两个内核core(110、111、112、113)相连;/n所述存储单元包括两个以上第三数据接口(250、251、252、253);所述存储单元(20)包括两个以上存储器,路由单元(230)和两个以上第三数据接口(250、251、252、253);所述两个以上第三数据接口(250、251、252、253)通过总线分别与所述路由单元相连,所述路由单元再与所述两个以上存储器相连;/n所述运算芯片的第二数据接口(150、151、152、153)通过总线与所述存储单元的第三数据接口(250、251、252、253)连接;/n所述第二数据接口和第三数据接口为serdes接口,所述第一数据接口为UART控制单元的UART接口;/n所述运算芯片和所述存储单元数量相等,所述存储单元的第三数据接口数量与所述运算芯片的第二数据接口数量为存储单元的数量。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京比特大陆科技有限公司,未经北京比特大陆科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821768336.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种房地产估价辅助器
- 下一篇:控制电路