[发明专利]流数据与AXI接口通信装置有效
申请号: | 201811006685.5 | 申请日: | 2018-08-31 |
公开(公告)号: | CN109412914B | 公开(公告)日: | 2021-07-13 |
发明(设计)人: | 何涛;罗童童;顾红;苏卫民 | 申请(专利权)人: | 南京理工大学 |
主分类号: | H04L12/40 | 分类号: | H04L12/40;G06F13/28;G06F13/42 |
代理公司: | 南京理工大学专利中心 32203 | 代理人: | 陈鹏 |
地址: | 210094 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种流数据与AXI接口通信装置,包括传输控制模块、FIFO模块、接口通信模块和状态信号存储寄存器;传输控制模块负责接收上位机开始采集信号、监控DDR数据量、控制采集数据存入DDR;FIFO模块用于对采集数据进行数据率转换、进行数据缓存以组织一次AXI突发写;接口通信模块从FIFO中读取数据,并将其封装为AXI4协议中规定的数据格式,然后将其写入DDR存储器中;状态信号存储寄存器用于存储上位机软件发出的开始采集控制信号、DDR存储器存储数据量状态信号。本发明支持主端流数据映射到从端任意大小的地址空间中,提高PCIE数据传输速率;支持用户自定义设置,具有较强的兼容性。 | ||
搜索关键词: | 数据 axi 接口 通信 装置 | ||
【主权项】:
1.一种流数据与AXI接口通信装置,其特征在于,包括传输控制模块、FIFO模块、接口通信模块和状态信号存储寄存器;所述传输控制模块用于接收上位机开始采集信号、监控DDR数据量、控制采集数据存入DDR;所述FIFO模块用于对采集数据进行数据率转换、进行数据缓存以组织一次AXI突发写;所述接口通信模块从FIFO模块中读取数据,并将其封装为AXI4协议中规定的数据格式,然后将其写入DDR存储器中;所述状态信号存储寄存器用于存储上位机软件发出的开始采集控制信号、DDR存储器存储数据量状态信号;当传输控制模块检测到上位机软件发出的开始采集信号后,控制FIFO模块开始存储前端的采集信号;当FIFO模块中的数据达到可以组成一次AXI突发写的数据量时,控制读取FIFO模块中的数据,将数据输出到接口通信模块;当检测到DDR中的数据量达到一次DMA传输的数据量大小时,通知上位机软件从DDR存储器中读数据,并且将前端采集的数据切换存储到另一组DDR存储器中,组成乒乓存储结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811006685.5/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置