[发明专利]共振隧穿二极管晶圆结构的制备方法有效
申请号: | 201810488345.4 | 申请日: | 2018-05-21 |
公开(公告)号: | CN108648997B | 公开(公告)日: | 2020-02-18 |
发明(设计)人: | 张翠;丁庆;杨旻蔚;孙竹;许奔 | 申请(专利权)人: | 雄安华讯方舟科技有限公司;深圳市太赫兹科技创新研究院 |
主分类号: | H01L21/329 | 分类号: | H01L21/329;H01L21/306 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 官建红 |
地址: | 071700 河北省保定市*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种共振隧穿二极管晶圆结构的制备方法,包括如下步骤:提供衬底;在衬底上依次层叠沉积的第一重掺杂InGaAs层、InP层、第一AlAs势垒层、InGaAs势阱层、第二AlAs势垒层和第二重掺杂InGaAs层;在所述第二重掺杂InGaAs层上沉积金属图形,形成第二欧姆接触;在金属图形以外的区域,先用可刻蚀InGaAs材料和AlAs材料、但不刻蚀InP材料的第一刻蚀液从第二重掺杂InGaAs层刻蚀至InP层,再用可刻蚀InP材料、但不刻蚀InGaAs材料和AlAs材料的第二刻蚀液刻蚀至第一重掺杂InGaAs层;在经刻蚀处理后的第一重掺杂InGaAs层上沉积金属形成第一欧姆接触。 | ||
搜索关键词: | 共振 二极管 结构 制备 方法 | ||
【主权项】:
1.一种共振隧穿二极管晶圆结构的制备方法,其特征在于,包括如下步骤:提供衬底;在所述衬底上依次层叠沉积的第一重掺杂InGaAs层、InP层、第一AlAs势垒层、InGaAs势阱层、第二AlAs势垒层和第二重掺杂InGaAs层;在所述第二重掺杂InGaAs层上沉积金属图形,形成第二欧姆接触;在所述金属图形以外的区域,先用可刻蚀InGaAs材料和AlAs材料、但不刻蚀InP材料的第一刻蚀液从所述第二重掺杂InGaAs层刻蚀至InP层,再用可刻蚀InP材料、但不刻蚀InGaAs材料和AlAs材料的第二刻蚀液刻蚀至所述第一重掺杂InGaAs层;在经刻蚀处理后的所述第一重掺杂InGaAs层上沉积金属形成第一欧姆接触。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于雄安华讯方舟科技有限公司;深圳市太赫兹科技创新研究院,未经雄安华讯方舟科技有限公司;深圳市太赫兹科技创新研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810488345.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种降低浮栅方块电阻的方法
- 下一篇:一种平板微热管的落差式灌封装置和方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造