[发明专利]硬件处理单元、神经网络单元和计算机可用介质有效
申请号: | 201810324108.4 | 申请日: | 2018-04-11 |
公开(公告)号: | CN108564169B | 公开(公告)日: | 2020-07-14 |
发明(设计)人: | 道格拉斯·R·瑞德;G·葛兰·亨利;金·C·霍克;帕尔维兹·帕朗查尔 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | G06N3/063 | 分类号: | G06N3/063 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 201203 上海市浦东新*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种硬件处理单元、神经网络单元和计算机可用介质。该硬件处理单元包括:累加器;乘加器,其用于在第一输入和第二输入上接收相应的第一因子和第二因子、并且在第三输入上接收加数,乘加器产生第一因子和第二因子的乘积与加数的总和、并将总和提供于乘加器的输出上;第一复用器,其接收第一操作数、正1和负1并选择其中之一以作为第一因子提供至乘加器;第二复用器,其接收第二操作数、正1和负1并选择其中之一以作为第二因子提供至乘加器;第三复用器,其接收第一操作数和第二操作数并选择其中之一以提供于第三复用器的输出上;以及第四复用器,其接收第三复用器的输出和总和、并选择其中之一以提供至累加器。 | ||
搜索关键词: | 硬件 处理 单元 神经网络 计算机 可用 介质 | ||
【主权项】:
1.一种硬件处理单元,包括:累加器,其具有输入和输出;乘加器,其具有输出以及第一输入、第二输入和第三输入,所述乘加器用于在第一输入和第二输入上接收相应的第一因子和第二因子、并且在第三输入上接收加数,所述乘加器产生所述第一因子和所述第二因子的乘积与所述加数的总和、并将所述总和提供于所述乘加器的输出上;第一复用器,其具有耦接至所述乘加器的第一输入的输出,并且所述第一复用器用于接收第一操作数、正1和负1并选择其中之一以作为所述第一因子提供至所述乘加器;第二复用器,其具有耦接至所述乘加器的第二输入的输出,并且所述第二复用器用于接收第二操作数、正1和负1并选择其中之一以作为所述第二因子提供至所述乘加器;第三复用器,其具有输出,所述第三复用器用于接收所述第一操作数和所述第二操作数并选择其中之一以提供于所述第三复用器的输出上;以及第四复用器,其具有耦接至所述累加器的输入的输出,所述第四复用器用于接收所述第三复用器的输出和所述总和、并选择其中之一以提供至所述累加器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810324108.4/,转载请声明来源钻瓜专利网。