[发明专利]使用通用极化码时通过异构内核进行速率匹配的系统和方法有效
申请号: | 201780036659.4 | 申请日: | 2017-06-06 |
公开(公告)号: | CN109314524B | 公开(公告)日: | 2020-11-03 |
发明(设计)人: | 史无限;葛屹群;承楠;张然 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H03M13/00 | 分类号: | H03M13/00 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 杨贝贝;臧建明 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了用于在使用通用极化码时执行速率匹配的系统和方法。在一个实施例中,一种生成码字的方法包括在极化码编码器处接收比特并使用极化码编码器内核对所述比特进行编码。所述极化码编码器内核包括第一内核和第二内核。所述第一内核接收输入q元符号集合,并根据第一内核生成器矩阵修改所述输入q元符号集合以产生输出q元符号集合。所述第二内核接收输入l元符号集合,其中,l不等于q,并根据第二内核生成器矩阵修改所述输入l元符号集合以产生输出l元符号集合。例如,所述第一内核可以是二进制内核,所述第二内核可以是基于里德‑所罗门(RS)的内核。 | ||
搜索关键词: | 使用 通用 极化 通过 内核 进行 速率 匹配 系统 方法 | ||
【主权项】:
1.一种生成码字的方法,包括:在极化码编码器处接收多个比特;使用多个极化码编码器内核对所述多个比特进行编码,所述多个极化码编码器内核包括:第一内核,接收由比特表示的输入q元符号集合,并根据第一内核生成器矩阵修改所述输入q元符号集合以产生由比特表示的输出q元符号集合;和第二内核,接收由比特表示的输入l元符号集合,其中,l不等于q,并根据第二内核生成器矩阵修改所述输入l元符号集合以产生由比特表示的输出l元符号集合。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780036659.4/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类