[实用新型]守时电路有效
| 申请号: | 201721606694.9 | 申请日: | 2017-11-27 |
| 公开(公告)号: | CN207742506U | 公开(公告)日: | 2018-08-17 |
| 发明(设计)人: | 刘忠华;许强;纪道成;张健 | 申请(专利权)人: | 北斗天汇(北京)科技有限公司 |
| 主分类号: | G04R20/02 | 分类号: | G04R20/02 |
| 代理公司: | 北京双收知识产权代理有限公司 11241 | 代理人: | 陈泉 |
| 地址: | 100088 北京市海*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型涉及一种守时电路,包括:卫星授时电路、频率处理电路、外基准处理与自身信号校正电路、阻尼式频率校正电路和漂移补偿电路、信号筛选电路和波形调整电路和计数电路。本实用新型守时电路,整理出一个准确的纠正信号,利用这个信号对内部晶振的1PPS进行对齐操作,输入的清零脉冲可以是来自卫星的1PPS或者来自ARM的清零脉冲,积分电路将输入的方波整理成一个衰减脉冲,之后进行波形整理,起到一个门槛电平的作用,生成一个矩形波,守时精度提高了50倍,非常适合应用在需要高精度授时、守时的场所,硬件成本低,同时体积很小、功耗很低,实现低成本、高精度的守时效果。 | ||
| 搜索关键词: | 守时 电路 本实用新型 脉冲 清零 波形调整电路 频率处理电路 频率校正电路 信号筛选电路 高精度授时 波形整理 积分电路 计数电路 纠正信号 门槛电平 漂移补偿 衰减脉冲 卫星授时 校正电路 硬件成本 自身信号 对齐 低成本 矩形波 阻尼式 方波 功耗 晶振 卫星 应用 | ||
【主权项】:
1.一种守时电路,其特征在于,包括:卫星授时电路、频率处理电路、外基准处理与自身信号校正电路、阻尼式频率校正电路和漂移补偿电路、信号筛选电路和波形调整电路和计数电路;卫星授时电路输出1PPS信号;使用稳定度为0.5ppm的TCXO时,实现0.1ppm的守时稳定度;晶振TCXO,稳定器LDO为晶振TCXO提供电源;计数器Counter接收晶振TCXO输出信号;TCXO输出信号经过整形升压后,通过第一计数器74HC390累计成f1=4.096KHz的输出信号;f1=4.096KHz的输出信号输入到12位二进制第二计数器74HC4040的时钟输入端,作为计数时钟;所述信号筛选电路包括第十六单片机U1674VHC125MTC,电阻23、电阻R1和第二十一单片机U2174LVC1T45;第十六单片机U16的管脚10与使能卫星PPS输出信号端相连接;第十六单片机U16的管脚9与卫星模块输出电路的1PPS输出端相连接;第十六单片机U16的管脚13接地;第十六单片机U16的管脚12与ARM调整PPS输出端相连;第十六单片机U16的管脚7接地;第十六单片机U16的管脚8与电阻R23的一端相连接;第十六单片机U16的管脚11与电阻R1的一端相连接;电阻R23的另一端与电阻R1的另一端相连接;第十六单片机U16的管脚14与VCC3.3V电源相连;电阻R23的另一端与第二十一单片机U21的管脚4相连接;第二十一单片机U21的管脚1与VCC5V电源相连;第二十一单片机U21的管脚6与VCC3.3V电源相连;第二十一单片机U21的管脚3输出清零脉冲;第二十一单片机U21的管脚2和5连接后接地;波形调整电路包括:电阻R24,清零脉冲输出端与电阻R24一端相连接;电阻R24一端与电容C95的一端相连接;电容C95的一端与第十一二极管的阴极和第十二极管阳极相连接;第十一二极管的阳极接地;第七极管阴极与第十一电阻R11的一端相连接;第十二极管阴极与第七二极管的阴极相连接;第十一电阻R11的另一端接地;第七二极管的阳极接地;第十二极管阴极与第二十八芯片SN74VHCIG125的管脚2相连接;第二十八芯片的管脚1接地;第二十八芯片的管脚3接地;第二十八芯片的管脚5与VCC5V电源相连;第二十八芯片的管脚4是整理后的清零脉冲输出端;测试接口电路包括第八芯片74LVC1T45,第八芯片的管脚1与VCC3.3V电源相连;第八芯片的管脚6与VCC5V电源相连;第八芯片的管脚2和管脚5接地;第八芯片的管脚3依次与电阻R21和BNC连接器相连接后接地;计数电路包括第十芯片SN74HC4040PWLE;第十芯片的管脚16与VCC5V电源相连;第十芯片74LS04的管脚1与第二十B芯片的管脚3相连接;第十芯片的管脚8接地;第十芯片的管脚10通过第六十五电阻与第二十A芯片74LS04的管脚2相连接;第二十A芯片管脚14与VCC5V电源相连;第二十A芯片管脚7接地;第十芯片的管脚11与第二十八芯片SN74VHV1G125的管脚4相连接;第二十八芯片的管脚1接地;第二十八芯片的管脚3接地;第二十八芯片的管脚5与VCC5V电源相连;第二十八芯片的管脚2与第七二极管的阴极相连接;第二十八芯片的管脚2与第十一电阻的一端相连接;第十一电阻的另一端与第七二极管MBR0530的阳极相连接后接地;第二十八芯片的管脚2与第十二极管MBR0530的阴极相连接;第十二极管的阳极与第十一二极管MBR0530阴极相连接,第十一二极管阳极接地;第十二极管的阳极与第九十五电容C95与第二十四电阻R24相连接;频率处理电路包括:第十一A芯片M74HC390M1R;第十一A芯片的管脚3与管脚4相连接;第十一A芯片的管脚1与第十八B芯片M74HC390M1R管脚9相连接;第十八B芯片管脚13与管脚12相连接;第十八B芯片管脚14接地;第十八B芯片M74HC390M1R管脚15与第十八A芯片M74HC390M1R管脚7相连接;第十八A芯片管脚3与管脚4相连接;第十八A芯片管脚2接地;第十八A芯片管脚1通过第三十五电阻与第十二B芯片74F74SSC管脚9相连接;第十八A芯片管脚8接地;第十八B芯片管脚8接地;第十八A芯片管脚16与VCC5V电源相连;第十八B芯片管脚16与VCC5V电源相连;第十二B芯片管脚13和管脚10相连接后与VCC5V电源相连;第十二B芯片管脚11与第十二A芯片74F74SSC管脚5相连接;第十二A芯片管脚7接地;第十二A芯片管脚1、4、14相连接后与VCC5V电源相连;第十二A芯片管脚3与第十九芯片74LVC1745管脚3相连接;第十九芯片管脚1与VCC5V电源相连;第十九芯片管脚6与VCC3.3V电源相连;第十九芯片管脚4与第二十六电阻R26一端相连接;第二十六电阻R26另一端通过第九十八电容C98接地;第二十六电阻R26另一端与晶振TCXO管脚5相连接;晶振TCXO管脚4接地;晶振TCXO管脚8与第九十七电容C97和第九十六电容C96的一端相连接后接地;第九十七电容C97的另一端和第九十六电容C96的另一端相连接后接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北斗天汇(北京)科技有限公司,未经北斗天汇(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201721606694.9/,转载请声明来源钻瓜专利网。





