[实用新型]一种基于OTP存储器的低成本高速MCU芯片有效

专利信息
申请号: 201720959033.8 申请日: 2017-08-03
公开(公告)号: CN207216610U 公开(公告)日: 2018-04-10
发明(设计)人: 万上宏;叶媲舟;涂柏生 申请(专利权)人: 深圳市博巨兴实业发展有限公司
主分类号: G06F15/78 分类号: G06F15/78
代理公司: 深圳力拓知识产权代理有限公司44313 代理人: 李伟
地址: 518000 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种基于OTP存储器的低成本高速MCU芯片,包括时钟模块(CLOCK)、复位模块(RESET)、MCU内核(MCU_CORE)、芯片选项控制单元(OPTION)、OTP存储器(OTP)、程序存储器接口控制模块(PMEM_INTF)、加速存储器(AC_SRAM)、加载控制模块(LD_CTRL)、普通数据存储器(SRAM)、数据存储器接口控制模块(DMEM_INTF)。本实用新型通过使用将需要快速执行的指令码从OTP存储器中一次性地保存至加速存储器,可以使MCU芯片能够以超越OTP存储器的访问速度上限的速率,从加速存储器中读回指令码并且执行相应的指令操作,在几乎不影响MCU芯片生产成本的前提下,使MCU芯片能够适用于对处理速度要求更高的使用场合,大大提高MCU芯片的市场竞争力。
搜索关键词: 一种 基于 otp 存储器 低成本 高速 mcu 芯片
【主权项】:
一种基于OTP存储器的低成本高速MCU芯片,其特征在于,包括时钟模块(CLOCK)、复位模块(RESET)、MCU内核(MCU_CORE)、芯片选项控制单元(OPTION)、OTP存储器(OTP)、程序存储器接口控制模块(PMEM_INTF)、加速存储器(AC_SRAM)、加载控制模块(LD_CTRL)、普通数据存储器(SRAM)、数据存储器接口控制模块(DMEM_INTF),所述MCU内核(MCU_CORE)分别连接程序存储器接口控制模块(PMEM_INTF)、数据存储器接口控制模块(DMEM_INTF)和时钟模块(CLOCK),数据存储器接口控制模块(DMEM_INTF)还分别连接普通数据存储器(SRAM)和加速存储器(AC_SRAM),加速存储器(AC_SRAM)还分别连接程序存储器接口控制模块(PMEM_INTF)和加载控制模块(LD_CTRL),程序存储器接口控制模块(PMEM_INTF)还连接OTP存储器(OTP),OTP存储器(OTP)还连接加载控制模块(LD_CTRL),加载控制模块(LD_CTRL)还连接芯片选项控制单元(OPTION)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市博巨兴实业发展有限公司,未经深圳市博巨兴实业发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201720959033.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top