[发明专利]基于曼彻斯特编码的采样电路和接收电路有效

专利信息
申请号: 201711384182.7 申请日: 2017-12-20
公开(公告)号: CN108063661B 公开(公告)日: 2021-01-08
发明(设计)人: 张永来;杨晓 申请(专利权)人: 珠海全志科技股份有限公司
主分类号: H04L7/00 分类号: H04L7/00;H04L7/02;H04B1/16
代理公司: 广州华进联合专利商标代理有限公司 44224 代理人: 司佩杰;李双皓
地址: 519080 广东省*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种基于曼彻斯特编码的采样电路,包括:输入单元;与输入单元连接、对输入信号进行曼彻斯特解码生成时钟信号的时钟单元;与时钟单元连接、用于将时钟信号延时得到时钟延时信号的时钟延时单元;以及输入端与输入单元和时钟延时单元连接,输出端与时钟单元连接的采样单元,用于生成采样信号,并将采样信号发送至时钟单元。上述基于曼彻斯特编码的采样电路,不需要根据数据速率自适应调整取样的速率,利用时钟延时单元控制不同应用场景下对时钟信号的需求,通过简单的采样电路对输入信号进行采样得到采样信号,并将采样信号反馈至时钟单元,控制时钟信号的生成。电路规模简单,功耗低。
搜索关键词: 基于 曼彻斯特 编码 采样 电路 接收
【主权项】:
1.一种基于曼彻斯特编码的采样电路,其特征在于,包括:用于获取输入信号的输入单元;与所述输入单元连接、用于根据采样信号对所述输入信号进行曼彻斯特解码生成固定频率的时钟信号的时钟单元;与所述时钟单元连接、用于将所述时钟信号延时得到时钟延时信号的时钟延时单元;以及输入端与所述输入单元和所述时钟延时单元连接,输出端与所述时钟单元连接的采样单元,所述采样单元通过所述时钟延时信号对所述输入信号进行采样生成采样信号,并将所述采样信号发送至所述时钟单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海全志科技股份有限公司,未经珠海全志科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711384182.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top