[发明专利]一种大规模集成电路非线性布局方法在审
申请号: | 201710868168.8 | 申请日: | 2017-09-22 |
公开(公告)号: | CN107563095A | 公开(公告)日: | 2018-01-09 |
发明(设计)人: | 高文超;周强;钱旭;蔡懿慈 | 申请(专利权)人: | 中国矿业大学(北京) |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京凯特来知识产权代理有限公司11260 | 代理人: | 郑立明,郑哲 |
地址: | 100083 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种大规模集成电路非线性布局方法,包括将平面网表压缩为多层次样式,对于其中的可移动单元进行结群,结群时将各个可移动单元作为结点,将各结点及其所有邻居节点之间的潜力值的大小作为结群依据,目标结群面积作为约束条件;对结群后的网表从最上层开始进行全局布局,并在每一层全局布局结束后进行解群运算,最终获得非线性布局的网表。该方法以两个可移动单元对内连接度与对外连接度的比率为目标值对单元进行结群,同时增加面积约束来平衡结群的面积,将此结群算法嵌入平面非线性布局器中,可以提高运行时间与质量。 | ||
搜索关键词: | 一种 大规模集成电路 非线性 布局 方法 | ||
【主权项】:
一种大规模集成电路非线性布局方法,其特征在于,包括:将平面网表压缩为多层次样式,对于其中的可移动单元进行结群,结群时将各个可移动单元作为结点,将各结点及其所有邻居节点之间的潜力值的大小作为结群依据,目标结群面积作为约束条件;对结群后的网表从最上层开始进行全局布局,并在每一层全局布局结束后进行解群运算,最终获得非线性布局的网表。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国矿业大学(北京),未经中国矿业大学(北京)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710868168.8/,转载请声明来源钻瓜专利网。