[发明专利]一种高速低功耗动态亚稳态抑制比较器有效
申请号: | 201710720062.3 | 申请日: | 2017-08-21 |
公开(公告)号: | CN107493093B | 公开(公告)日: | 2021-01-22 |
发明(设计)人: | 徐代果;胡刚毅;李儒章;王健安;陈光炳;王育新;付东兵;徐世六;刘涛;蒲杰;陈凯让 | 申请(专利权)人: | 中国电子科技集团公司第二十四研究所 |
主分类号: | H03K5/24 | 分类号: | H03K5/24 |
代理公司: | 上海光华专利事务所(普通合伙) 31219 | 代理人: | 尹丽云 |
地址: | 400060 *** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种高速低功耗动态亚稳态抑制比较器,包括:输入单元,输出单元,锁存器,上拉锁存单元,下拉单元和亚稳态抑制单元,当比较器出现亚稳态状态时,所述亚稳态抑制单元根据输出单元的输出信号,控制比较器进入复位状态;本发明通过亚稳态抑制单元,可以有效抑制比较器亚稳态的情况,不会明显增加比较器的速度,本发明结构简单,和传统结构相比,没有明显增加面积,达到了高速和低功耗的目的的同时,对比较器的亚稳态现象有明显的抑制效果。 | ||
搜索关键词: | 一种 高速 功耗 动态 亚稳态 抑制 比较 | ||
【主权项】:
一种高速低功耗动态亚稳态抑制比较器,其特征在于,包括:输入单元,用于差分信号输入;输出单元,用于输出比较器输出信号;锁存器,用于使比较器进入锁存状态完成信号比较;上拉锁存单元,用于当比较器处于复位状态时,对输出信号进行上拉,当比较器处于比较状态时,加入正反馈环路;下拉单元,用于根据控制信号控制锁存器进入锁存状态;亚稳态抑制单元,用于对比较器亚稳态进行抑制;当比较器出现亚稳态状态时,所述亚稳态抑制单元根据输出单元的输出信号,控制比较器进入复位状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第二十四研究所,未经中国电子科技集团公司第二十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710720062.3/,转载请声明来源钻瓜专利网。
- 上一篇:大脉冲电流发生装置及其控制方法
- 下一篇:一种射频开关电路