[发明专利]一种功放模块互调自动调试及测试系统及方法有效
| 申请号: | 201710642805.X | 申请日: | 2017-07-31 |
| 公开(公告)号: | CN107222268B | 公开(公告)日: | 2020-08-07 |
| 发明(设计)人: | 孙联超;余友志;陈付齐;杨浩 | 申请(专利权)人: | 武汉虹信通信技术有限责任公司 |
| 主分类号: | H04B17/00 | 分类号: | H04B17/00;H04B17/10;H04B17/13 |
| 代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 | 代理人: | 赵丽影;代文成 |
| 地址: | 430073 湖北省*** | 国省代码: | 湖北;42 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种功放模块互调自动调试及测试系统及方法,系统包括输入混频器、模数转换器(ADC)、数控衰减器、数模转换器(DAC)、输出信号混频及放大器、FPGA芯片、通信模块、时钟产生模块。FPGA芯片内部程序模块包括模数转换器(ADC)接口模块、FFT模块、功率检测模块、双音信号生成模块、互调计算模块、互调值比较判断模块、数模转换器(DAC)接口。本发明可以实现功放模块生产过程中调试及测试的自动化,提高了效率,降低了功放模块的生产成本。 | ||
| 搜索关键词: | 一种 功放 模块 自动 调试 测试 系统 方法 | ||
【主权项】:
一种功放模块互调自动调试及测试装置,其特征在于:包括输入混频器、模数转换器(ADC)、第一数控衰减器、数模转换器(DAC)、第二数控衰减器、输出信号混频及放大器、FPGA芯片、通信模块、时钟产生模块;其中:所述输入混频器将功放输出的射频信号变频到中频信号,输出给第一级数控衰减器;所述第一数控衰减器调节输入信号的幅度大小,输出给模数转换器(ADC);所述模数转换器(ADC)实现信号由模拟信号变成数字信号的转换,送入FPGA芯片做处理;所述FPGA芯片对输入信号进行运算,生成数字双音信号,输出给数模转化器(DAC);所述数模转化器(DAC)将FPGA芯片产生的数字双音信号转换成模拟信号,输出给第二级数控衰减器;所述第二数控衰减器实现对输出模拟信号大小调节,输出给输出信号混频及放大器;所述输出信号混频及放大器将第二级数控衰减器输出的模拟信号进行混频和放大,输出信号给外部功放;所述通信模块实现本装置与功放的通信、本装置参数的设置、计算互调值的输出;所述时钟产生模块产生模数转换器(ADC)、FPGA芯片、数模转换器(DAC)所需的参考时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉虹信通信技术有限责任公司,未经武汉虹信通信技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710642805.X/,转载请声明来源钻瓜专利网。





