[发明专利]一种减小话放输入底噪的电路在审
申请号: | 201710423714.7 | 申请日: | 2017-06-07 |
公开(公告)号: | CN107105368A | 公开(公告)日: | 2017-08-29 |
发明(设计)人: | 章岳鹏;伍洁慧;杜茂峰 | 申请(专利权)人: | 上海乐野网络科技有限公司 |
主分类号: | H04R3/04 | 分类号: | H04R3/04 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 201206 上海市浦东新*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种减小话放输入底噪的电路,它涉及音频电路技术领域。第三电阻并联在差分线上,差分线上增设有第一电阻与第二电阻的串联电路,第一电阻与第二电阻之间节点接地,第三电阻的两端分别连接第四电阻与第一电容的串联电路、第五电阻与第二电容的串联电路至麦克风接口,第一电容与第二电容的正极端之间接有第六电阻,第六电阻的两端并接有第七电阻与第八电阻的串联电路、第三电容与第四电容的串联电路,第七电阻与第八电阻之间的节点连接电源开关至电源端,第三电容与第四电容之间的节点连接第五电容至地端。本发明消除话放差分线的压差,降低底噪,实用性强,易于推广使用。 | ||
搜索关键词: | 一种 减小 输入 电路 | ||
【主权项】:
一种减小话放输入底噪的电路,其特征在于,包括第一电阻(R1)‑第六电阻(R6)、第一电容(C1)、第二电容(C2),第三电阻(R3)并联在差分线上,差分线上增设有第一电阻(R1)与第二电阻(R2)的串联电路,第一电阻(R1)与第二电阻(R2)之间节点接地,第三电阻(R3)的两端分别连接第四电阻(R4)与第一电容(C1)的串联电路、第五电阻(R5)与第二电容(C2)的串联电路至麦克风接口,第一电容(C1)与第二电容的正极端之间接有第六电阻(R6),第六电阻(R6)的两端并接有第七电阻(R7)与第八电阻(R8)的串联电路、第三电容(C3)与第四电容(C4)的串联电路,第七电阻(R7)与第八电阻(R8)之间的节点连接电源开关(S)至48V电源端,第三电容(C3)与第四电容(C4)之间的节点连接第五电容(C5)至地端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海乐野网络科技有限公司,未经上海乐野网络科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710423714.7/,转载请声明来源钻瓜专利网。