[发明专利]一种低成本高性能空间用计算机在审

专利信息
申请号: 201710221688.X 申请日: 2017-04-06
公开(公告)号: CN106980594A 公开(公告)日: 2017-07-25
发明(设计)人: 石云墀 申请(专利权)人: 上海航天测控通信研究所
主分类号: G06F15/163 分类号: G06F15/163
代理公司: 上海汉声知识产权代理有限公司31236 代理人: 张倩楠,胡晶
地址: 200080 上海*** 国省代码: 上海;31
权利要求书: 暂无信息 说明书: 暂无信息
摘要: 发明公开了一种低成本高性能的空间用计算机,包括3个双核CPU、3组动态存储器、3片程序存储器、仲裁及总线拓展FPGA、PCIe总线交换芯片、千兆网总线交换芯片。双核CPU具备多种类型的对外接口;动态存储器为CPU提供外部扩展内存;程序存储器为CPU提供程序存储空间;仲裁及总线拓展FPGA对CPU工作状态进行判断与仲裁,并选择当班CPU的HDLC低速总线对外输入输出;PCIe总线交换芯片负责将来自3个CPU的各2条PCIe总线集中到两条对外PCIe总线;千兆网总线交换芯片负责将来自3个CPU的各2条千兆网接口集中到两条对外前置网接口。该计算机既减少了对外节点,又确保了信号质量和带宽。
搜索关键词: 一种 低成本 性能 空间 用计
【主权项】:
一种低成本高性能空间用计算机,其特征在于,包括:三个运行模块、仲裁及总线拓展FPGA、PCIe总线交换芯片及千兆网总线交换芯片,其中,每个运行模块包括:双核CPU,用于执行系统运算,具有ECC纠错功能;动态存储器,用于为所述双核CPU提供工作内存,以及配合所述双核CPU进行单比特纠错;程序存储器,用于存储所述双核CPU的执行程序,以及配合所述双核CPU进行单比特纠错;所述仲裁及总线拓展FPGA用于根据所述双核CPU的工作信息确定计算机的冗余模式;所述PCIe总线交换芯片用于将来自3个双核CPU的PCIe总线集中到一个对外PCIe总线接口;所述千兆网总线交换芯片用于将来自3个双核CPU的千兆网接口集中到一个对外千兆网接口。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710221688.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top