[发明专利]无需重新锁定的快速频率变化的DLL校准方法在审
申请号: | 201710214287.1 | 申请日: | 2017-04-01 |
公开(公告)号: | CN107302354A | 公开(公告)日: | 2017-10-27 |
发明(设计)人: | 穆罕默德·纳摩;罗伯·阿伯特 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京德恒律治知识产权代理有限公司11409 | 代理人: | 章社杲,李伟 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种延迟电路,其包含被配置为通过在输入信号上强加延迟值来输出输出信号的延迟线。延迟电路进一步包含运算单元,运算单元被配置为基于延迟代码为所述延迟值计算控制代码。延迟电路进一步包含延迟锁定回路(DLL),其被配置为基于时钟信号产生延迟代码。延迟电路进一步包含控制器,其被配置为当时钟信号以第一频率运行时,暂停所述DLL;当所述DLL暂停时,基于第二频率设置DLL运行;及当时钟信号以第二频率运行时,恢复DLL的操作而无需重锁DLL。本发明实施例涉及无需重新锁定的快速频率变化的DLL校准方法。 | ||
搜索关键词: | 无需 重新 锁定 快速 频率 变化 dll 校准 方法 | ||
【主权项】:
一种延迟电路,包括:延迟线,被配置为通过在输入信号上施加延迟值来输出输出信号;运算单元,被配置为基于延迟代码计算针对所述延迟值的控制代码;延迟锁定回路(DLL),被配置为基于时钟信号产生所述延迟代码;以及控制器,被配置为当所述时钟信号以第一频率运行时,暂停所述延迟锁定回路的操作,当所述延迟锁定回路暂停时,基于第二频率设置所述延迟锁定回路运行,及当所述时钟信号以第二频率运行时,恢复所述延迟锁定回路的操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710214287.1/,转载请声明来源钻瓜专利网。
- 上一篇:按键模组及显示设备
- 下一篇:一种串行数据解码的时钟恢复方法及系统