[实用新型]一种基于FPGA的高速数据采集、存储与回放系统有效
| 申请号: | 201621436375.3 | 申请日: | 2016-12-26 |
| 公开(公告)号: | CN206353306U | 公开(公告)日: | 2017-07-25 |
| 发明(设计)人: | 高立新 | 申请(专利权)人: | 广东机电职业技术学院 |
| 主分类号: | G06F3/06 | 分类号: | G06F3/06 |
| 代理公司: | 广东广信君达律师事务所44329 | 代理人: | 欧阳凯,杨晓松 |
| 地址: | 510515 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
| 摘要: | 本实用新型公开了一种基于FPGA的高速数据采集、存储与回放系统,其特征在于,包括差分放大器;与所述差分放大器相连的ADC转换器;与所述ADC转换器相连的FPGA芯片,所述FPGA芯片包括ADC控制器、DAC控制器、先入先出存储器和SDRAM控制器;与所述FPGA芯片相连的SDRAM存储器;和与所述FPGA芯片相连的DAC转换器。与现有技术相比,本实用新型以FPGA芯片为控制核心,用DDR2 SDRAM内存条为存储介质,通过高速ADC、DAC器件转换,实现了最高采样率为250MSPS、垂直分辨率为12位、存储容量为1GB的大容量高速数据采集、存储与回放。 | ||
| 搜索关键词: | 一种 基于 fpga 高速 数据 采集 存储 回放 系统 | ||
【主权项】:
一种基于FPGA的高速数据采集、存储与回放系统,其特征在于,包括差分放大器;与所述差分放大器相连的ADC转换器;与所述ADC转换器相连的FPGA芯片,所述FPGA芯片包括ADC控制器、DAC控制器、先入先出存储器和SDRAM控制器;与所述FPGA芯片相连的SDRAM存储器;和与所述FPGA芯片相连的DAC转换器;其中,所述差分放大器将模拟信号调整到所述ADC转换器的采集范围,所述ADC控制器控制所述ADC转换器将模拟信号转换为数字信号并将采样数据存入所述先入先出存储器中,所述ADC控制器依次取走所述先入先出存储器中的数据并存入到所述SDRAM存储器中,所述DAC控制器控制所述DAC转换器将所述数字信号转换为模拟信号输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东机电职业技术学院,未经广东机电职业技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201621436375.3/,转载请声明来源钻瓜专利网。
- 上一篇:交互显示系统
- 下一篇:用于调试外设的移动终端
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





