[实用新型]一种高速处理信息的CPU模块有效
| 申请号: | 201621187921.4 | 申请日: | 2016-11-04 |
| 公开(公告)号: | CN206236078U | 公开(公告)日: | 2017-06-09 |
| 发明(设计)人: | 王雅苹 | 申请(专利权)人: | 深圳市斯贝达电子有限公司 |
| 主分类号: | G06F15/17 | 分类号: | G06F15/17 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 518000 广东省深圳市罗湖区*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型涉及集成电路领域,尤其涉及一种高速处理信息的CPU模块,该CPU模块包括微处理器TMS320F2812和基于ARM7TDMI内核技术的16/32位RISC处理器S3C44BOX;所述微处理器和所述RISC处理器之间通过各自的引脚相互连接。增加了其工作效率,增强了电路板的工作稳定性,同时提高了其综合工作性能;模块结构简单、稳定性好、数据传送实时性强。 | ||
| 搜索关键词: | 一种 高速 处理 信息 cpu 模块 | ||
【主权项】:
一种高速处理信息的CPU模块,其特征在于,该CPU模块包括微处理器TMS320F2812和基于ARM7TDMI内核技术的16/32位RISC处理器S3C44BOX;所述微处理器和所述RISC处理器之间通过各自的引脚相互连接;所述RISC处理器的GND引脚接地,1号引脚和2号引脚均连接于RO2,8号引脚连接于RO1,VCC引脚连接于电阻R并连接于直流电源,剩余Q0引脚、Q1引脚、Q2引脚、Q3引脚、Q4引脚、Q5引脚、Q6引脚和QT引脚通过引线连接于微处理器TMS320F2812的引脚;所述微处理器TMS320F2812的1号引脚连接GND接地,2号引脚连接电阻R,3号引脚和5号引脚均连接GND接地,4号引脚连接于RS,6号引脚连接于S,15号引脚连接于电阻R,16号引脚连接GND接地,7号引脚、8号引脚、9号引脚、10号引脚、11号引脚、12号引脚、13号引脚和14号引脚通过引线连接于RISC处理器的引脚。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市斯贝达电子有限公司,未经深圳市斯贝达电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201621187921.4/,转载请声明来源钻瓜专利网。
- 信息记录介质、信息记录方法、信息记录设备、信息再现方法和信息再现设备
- 信息记录装置、信息记录方法、信息记录介质、信息复制装置和信息复制方法
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录装置、信息再现装置、信息记录方法、信息再现方法、信息记录程序、信息再现程序、以及信息记录介质
- 信息记录设备、信息重放设备、信息记录方法、信息重放方法、以及信息记录介质
- 信息存储介质、信息记录方法、信息重放方法、信息记录设备、以及信息重放设备
- 信息存储介质、信息记录方法、信息回放方法、信息记录设备和信息回放设备
- 信息记录介质、信息记录方法、信息记录装置、信息再现方法和信息再现装置
- 信息终端,信息终端的信息呈现方法和信息呈现程序
- 信息创建、信息发送方法及信息创建、信息发送装置





