[发明专利]用于细胞阵列计算系统的神经元计算器操作方法在审
| 申请号: | 201611238870.8 | 申请日: | 2016-12-28 |
| 公开(公告)号: | CN108255514A | 公开(公告)日: | 2018-07-06 |
| 发明(设计)人: | 戴瑾 | 申请(专利权)人: | 上海磁宇信息科技有限公司 |
| 主分类号: | G06F9/30 | 分类号: | G06F9/30;G06N3/06 |
| 代理公司: | 上海容慧专利代理事务所(普通合伙) 31287 | 代理人: | 于晓菁 |
| 地址: | 201800 上海*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种用于细胞阵列计算系统的神经元计算器操作方法。细胞阵列计算系统包括主控制器、总线、由多个计算单元组成细胞阵列;每个计算单元包括:用于执行神经元的计算操作的神经元计算器及内存单元,每一个计算单元中储存有其在细胞阵列中的位置作为识别码。使每一条神经元计算器的输入信息包括上游神经元的识别码以及输出数据;利用每一个神经元计算器中包含的一段内容寻址存储器存储所有的上游神经元的识别码;针对每一条输入,将输入的神经元计算器的识别码与上述存储器中的内容进行比对;根据比对结果中符合的识别码找到与所述输入相应的权重,将每个权重与输入相乘以得到乘积,并对所有乘积进行累加以得到累加信号。 | ||
| 搜索关键词: | 神经元 细胞阵列 识别码 计算器 计算单元 计算系统 计算器操作 权重 内容寻址存储器 相乘 存储器 比对结果 计算操作 累加信号 内存单元 输出数据 输入信息 主控制器 上游 总线 比对 存储 | ||
【主权项】:
1.一种用于细胞阵列计算系统的神经元计算器操作方法,其中细胞阵列计算系统包括主控制器、总线、由多个计算单元组成细胞阵列;其中,细胞阵列的每个计算单元包括:用于执行神经元的计算操作的一个或多个神经元计算器、以及内存单元,其中,每一个计算单元中储存有其在细胞阵列中的位置作为识别码;其特征在于所述神经元计算器操作方法包括:使每一条神经元计算器的输入信息包括上游神经元的识别码以及输出数据;利用每一个神经元计算器中包含的一段内容寻址存储器存储所有的上游神经元的识别码;针对每一条输入,将输入的神经元计算器的识别码与上述存储器中的内容进行比对;根据比对结果中符合的识别码找到与所述输入相应的权重,将每个权重与输入相乘以得到乘积,并且对所有乘积进行累加以得到累加信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海磁宇信息科技有限公司,未经上海磁宇信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611238870.8/,转载请声明来源钻瓜专利网。





